网站大量收购闲置独家精品文档,联系QQ:2885784924

毕业论文---基于synopsys的多功能时钟芯片的设计.doc

毕业论文---基于synopsys的多功能时钟芯片的设计.doc

  1. 1、本文档共51页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
毕业论文---基于synopsys的多功能时钟芯片的设计

基于Synopsys的多功能时钟芯片的设计 [摘要] 本次设计为了降低电子钟的成本,减少电子钟的面积和体积,集成更多的个性化功能,便在基于硬件描述语言VHDL或Verilog HDL为基础的EDA设计方法上,来设计新型的电子钟。设计中根据系统的功能要求合理划分出层次,进行分级设计和仿真验证,将较为复杂的数字系统逻辑简化为基本的模型从而降低实现的难度。以层次化的设计方法,自顶向下进行设计,最终把不同的功能模块组合到一起,这个过程使用Modelsim仿真软件和synopsys平台上的综合软件(Design Compiler)进行设计编译仿真,最终生成电路网表,通过网表电路绘制出电子钟芯片版图。实现了包含基本时分秒、年月日、日程提醒、农历显示、传统节假日提醒、闹铃闰年闰月提醒等多功能的电子钟。整个过程涉及了EDA设计的完整流程,可以很方便地通过修改增删,应用于各种相关系统中。 [关键字] 硬件描述语言VHDL、Synopsys、Modelsim、低功耗、版图绘制 The design of the multi-function clock chip based on Synopsys Abstract: This design in order to reduce the cost of electronic clock, reduce the area and volume electronic clock, integrated more personalized features, then based on the hardware description language VHDL or Verilog HDL based on EDA design method, to design a new type of electronic clock. Based on the function of the system in the design of reasonable divided into layers, for hierarchical design and simulation, to simplify the complex number system logic as a basic model to reduce the difficulty of implementation. With design method of hierarchical, top-down design, the different function modules together, finally the process using Modelsim simulation software and the design of the integrated software synopsys platform to compile the simulation, the resulting table the electric network, through the network table circuit map electronic clock chip layout. Implements contains basic split second, when (date) (month) (year), reminders, leap year lunar calendar display, traditional festivals remind, alarm leap month remind and other multi-function electronic clock. The process involves the complete process of EDA design, can be easily by changing the add or delete, applied to various kinds of related systems. Key words: VHDL hardware description language, Synopsys, Modelsim, low power consumption, map drawing 目录 引言 1 第一章: Synopsys简介 2 1、 Synopsys的简单工作原

文档评论(0)

aoligei + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档