简易数字信号传输性能分析仪..docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易数字信号传输性能分析仪.

E题:简易数字信号传输性能分析仪 摘要 本系统是由DSP技术以及CPLD的硬件编程技术实现的简易数字信号传输性能分析仪,主要包括信号产生电路、低通滤波电路、噪声叠加电路、数字信号解码以及眼图显示四部分。信号发生器采用Verilog HDL将模拟硬件电路逻辑综合在CPLD芯片中,简化了电路的设计。在FilterPro仿真软件指导下,通过调整原件参数,使用运放设计有源低通滤波器,使得设计达到要求。加法电路通过运放将信号和噪声叠加。使用DSP对信号进行ADC连续采样再通过过零比较捕捉到信号中的跳变沿,分析沿的间距和周期规律就可确定时钟信号的频率,即用PWM将同步信号提取并输出。再通过编程得出信号的同步时钟频率,依此得出相应的眼图幅度。通过电路组装、程序编写与调试、采集实验数据与分析等设计环节,顺利 完成了题目的基本和发挥部分的要求,并在数字信号发生、动态程序及算法优化设计方面有一定的创新。 关键词:曼彻斯特编码、CPLD、低通滤波、DSP、眼图 Abstract This system is designed based on DSP and CPLD hardware programming technology to realize a simple digital signal transmission performance analyzer, mainly comprises four parts of signal generators, low-pass filters, digital signal analysis and display. Verilog HDL that converts the analog hardware to logic circuit in CPLD chip is adopted in Signal generators to simplify circuit design. The design requirement of low-pass filters is satisfied by adjusting the parameters and using discrete components design under the guidance of FilterPro. Through ADC continuous sampling and the zero crossing comparison by DSP, the signal’s hopping along is captured, by analyzing along the pitch and cycle the frequency of the clock signal can be determined and then uses PWM to tackle extract and output synchronous signal. Through the DSP programming signal synchronous clock frequency can be obtained, and then draw the corresponding eye amplitude. Through the circuit assembly, programming and debugging, gathering of experimental data and analysis, design including the basic and extended requirements are successfully completed, and a certain innovation on the digital signal, dynamic program and algorithm for optimal design. 目录 简易数字信号传输性能分析仪(E题) 3 1.任务 3 2.要求 3 第一章 系统方案的选择与论证 4 1.信源与信道的方案选择与论证 4 2.信号分析电路的方案选择与论证 5 3.显示部分的方案选择与论证 5 第二章 理论分析 5 1. 数字信号与伪随机码发生器的设计 5 2.低通滤波器电路的设计 6 3.加法电路的设计 8 4.数字信号分析电路的设计 8 5.显示电路的设计 9 第三章 软件流程 10 第四章 作品达到的性能指标 11 1. 调试仪器 11 2. 测试数据与结论 11 E题 简易数字信号传输性能分析仪 一、任务 设计一个简易数字信号传输性能分析仪,实现数字信号传输性能测试;同时,设计三个低通滤波器和一个伪随机信号发生器用来模拟传输信道。

文档评论(0)

v4v5v4I + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档