[北京邮电大学数字逻辑期末模拟试题12.docxVIP

[北京邮电大学数字逻辑期末模拟试题12.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[北京邮电大学数字逻辑期末模拟试题12

本科试题(一)一、选择题(每小题2分,共20分。)1. ,A、B、C取何值时,F=1( )。A.011 B.100 C.101 D.0002. 下列三个数对应的十进制数最大的是( )。CPQKJQ图11A. (30)8 B. (10110)2 C. 8421D.273. 图1所示电路中描述错误的是( )。A.状态变化发生在CP脉冲下降沿 B. C. D. CP脉冲下降沿输出状态翻转4.二进制加法器自身( )。A.只能做二进制数加运算 B.只能做8421BCD码加运算 C.A和B均可 D. 只能做补码加法运算5.用方程式表示时序电路的逻辑功能,需( )。A.一个方程 B.二个方程 C.三个方程 D. 四个方程6.五个D触发器构成的扭环计数器,计数器的模是( )。A.10 B.25 C.5 D .257.八路数据选择器如图2所示,该电路所实现的逻辑函数是( )。图2A2A1A0D0D1D2D3D4D5D6D774LS151E1ABCYFDD1A. B. C.D.8.判断以下三组VHDL语言描述中( )意义相同。A. z <= not X and not Y;和 z <= not (X or Y);B. z <= not (X or Y);和 z <= not X or not Y;C. z <= not X and Y;和 z <= not (X and Y);D. z <= not X and not Y;和 z <= not (X and Y);9. 多路选择器构成的数据总线是( )。A. 双向的 B. 单向的 C. A和B都对 D.多路的 10.断电之后,能够将存储内容保存下来的存储器是( )。A.只读存储器ROM; B.随机存取存储器RAM; C.动态存取存储器DRAM D. SDRAM二、简答题(每小题5分,共15分)1、化简(5分)2、分析如图3所示的逻辑电路图,写出输出逻辑函数表达式。(5分)。图3 3、画出01011序列检测器的状态转移图,X为序列输入,Z为检测输出。(序列不重叠)(5分)74LS163功能表输入 输出CrLDPTcpD3D2D1D0QDQCQBQAL×××↑××××LLLLHL××↑d3d2d1d0d3d2d1d0HHHH↑××××计 数三、综合分析题(15分)QD QC QB QAPTLDCrcpVccCLKA2A1A0Y0Y1Y2Y3Y4Y5Y6Y7图474LS138G1G2AG2B“1”74LS163四位二进制同步计数器74LS163与3:8译码器74LS138的连接电路如图4。回答如下问题:1.描述74LS138工作过程;2.描述74LS163的清零功能;3.图4构成模几计数器? 4.画出图4计数器状态变化图;5.图4采用了中规模集成计数器构成任意进制计数器的什么方法?(复位法、预置法)四、组合电路设计(10分)旅客列车分为特快A,直快B和慢车C,它们的优先顺序为:特快、直快、慢车。在同一时间内,只能有一趟列车从车站开出,即只能给出一个开车信号。设计满足上述要求的开车信号控制电路。1.定义输入和输出逻辑变量;2.列出真值表;3.根据卡诺图写出输出最简“与或”表达式;4.用适当门电路设计该电路。CLKQ1Q2Q3Z图5五、时序电路设计(15分)设计一个计数器,在CLK脉冲作用下Q3Q2Q1及输出Z的波形如图5所示。1.确定边沿触发的形式; 2.画状态转移图; 3.写状态转移表;4.写状态方程、激励方程(D触发器)、输出方程;5.画出电路图。六、硬件描述语言设计(15分)用VHDL语言设计一个如图6所示六段显示的驱动译码器。它是为了显示图6所示的六个符号中的一个,实线表示亮,虚线表示不亮(图中e是垂直线,f是水平线)。设计的器件有三个输入A、B、C及六个输出a、b、c、d、e、f。图中表示的三位数是输入码,即译码器接收三位码,使适当的段亮。每一段的驱动电位是高电平。写出完整的设计源程序。abcdfe东000南001西010北011+: 100-: 101图61234ACB全加器∑X→∑A→∑B→∑C→∑LDALDCLDB输入XLDCJCJCLRCJ总线控制器图7七、分析题(10分)某数字系统的结构如图7所示。1.列出全部控制信号;2.A、B、C为何种器件?3.门1、2、3、4为何种门?4.描述A+B→C的工作过程及控制信号的顺序;5.画出A+B→C的ASM图。本科试题(二)一、选择题(每小题2分,共20分。)1. =( ) A. BB. A+BC. 1 D.AB2.同步时序电路和异步时序电路比较,其差异在于后者( )A. 没有稳定状态 B. 没有统一

文档评论(0)

lunwen1978 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档