第9章数据域测试要点.ppt

  1. 1、本文档共60页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第9章数据域测试要点

(4)存储深度 存储深度即存储容量,是指逻辑分析仪能够连续保存采样点的数量,存储深度越大能够观察的时间就越长,但由于高速存储器的价格都比较高,直接影响逻辑分析仪的成本。一般以每个通道可以存储的数据位数表示,单位为比特,一般为几十Kb到几十Mb。 (5)触发方式 相比示波器,逻辑分析仪提供了丰富的触发模式,一般有边沿触发、电平触发、定时触发、码型触发、组合触发、协议触发和高级触发等模式。 (6)输入电平变化范围 输入电平变化范围越大,可测试的数字系统逻辑电平种类越多,一般支持TTL、CMOS、ECL、PECL、LVPECL及用户自定义电平等。 (7)分析功能 逻辑分析仪对输入信号进行时序和状态的分析能力,主要包括针对UART、SPI、I2C、1-Wire、USB、CAN、ModBus等的总线分析和SD卡、CF卡等及其他高层协议的分析,针对处理器的反汇编分析等功能。 2.逻辑分析仪的发展趋势 ① 定时分析与状态分析结合在一起,分析速率、通道数等技术 指标也不断提高。 ② 分析速率更快。分析时间更长,因此要求存储深度更大,超 过2MB/通道,甚至几十MB/通道。 ③ 加强数据处理分析功能,不仅能进行反汇编源代码显示,有 的还可以进行高级语言的源程序显示;采用时间直方图监测 程序各模块的执行时间,分析程序效率;用地址直方图监测 程序模块活动情况,分析系统资源利用率。 ④ 与时域测试仪器示波器的结合,逻辑分析仪只能进行逻辑时 序分析,示波器能够观察波形,将两者集成在一起构成混合 信号分析仪,以实现更强的测试分析能力。 ⑤ 向逻辑分析系统方向发展,逻辑分析系统包含测量部分和控 制部分,其中测量部分包括:逻辑定时分析仪、逻辑状态分 析仪、数据发生器、模拟记录器(示波器),而控制部分包括 显示、接口、数据处理等,实际上控制部分是由微机系统完成。 表9.2 目前主流逻辑分析仪的主要技术特性 64Mb/每通道 34 250MHz 5GHz 500MHz 致远LAB7504 虚拟逻辑分析仪 2Mb/每通道 32 100MHz 200MHz 孕龙LAP-C(322000) 虚拟逻辑分析仪 128Mb/每通道 136 1.4GHz 50GHz 6.4GHz 泰克TLA7BB4 模块化逻辑分析仪 32M 102 500MHz 4GHz 1GHz 安捷伦16910A 模块化逻辑分析仪 128Mb/每通道 136 450MHz 8GHz 2GHz 泰克TLA6204 独立式逻辑分析仪 32M 102 450MHz 4GHz 1GHz 安捷伦16823A 独立式逻辑分析仪 512kb/每通道 32 200MHz 250MHz OItek OLA2032B 独立式逻辑分析仪 256Kb/每通道 32 35MHz 100MHz 数英SA8320 独立式逻辑分析仪 最大支持存储深度 数据通道数 状态采样率 高速定时采样率 定时采样率 型号 类别 ⑥ 结构一般采用嵌入式PC为硬件平台,软件以Windows为 平台,非常方便扩展和仪器的多样化,配以数字发生器模 块和数字存储示波器模块,即可构成集激励源与测量仪器 于一体的逻辑分析系统。 9.2.7 逻辑分析仪的应用 逻辑分析仪检测被测系统,是用逻辑分析仪的探头检测被测系 统的数据流,通过对特定数据流的观察分析,进行软硬件的故 障诊断。 1.逻辑分析仪在低速信号时序分析中的应用 LCD在嵌入系统中应用广泛,操作时序简单,一般用微控制器完成读写操作,如图 9.19所示是常见LCD模块的读操作时序图,TAS为RS、R/W信号建立时间,TAS≥10ns;TAH为RS、R/W信号保持时间,TAH≥20ns;TDDR是数据延迟时间,TDDR≤260ns。 图9.19 LCD模块读操作时序图 利用致远逻辑分析仪LA1432获取的LCD模块实际时序图如图9.20所示,根据波形可测得TAS=38ns, TDDR=56ns,都符合数据手册的时序要求,但是TAH=4ns,并不符合TAH≥20ns的时序要求。虽然LCD模块可能正常工作,但实际上存在时序不满足要求的隐患,一旦工作环境发生改变,可能会出现显示故障。 时序问题对于许多嵌入式设计来说是相当常见的,故障排除可能是一个耗时的任务。只有全面了解被测电路的工作原理和时序要求,并正确选择逻辑分析仪采样率和触发方式才能确保捕捉到正确的信号,快速找到时序隐患和问题,从而简化和加快电路设计与调试进程。 2.逻辑分析仪在UART协议分析中的应用 逻辑分析仪软件UART协议分析按照标准的串行传输协议对数据进行解码,支持波特率、数据帧位数(5~8位)、停止位(

文档评论(0)

ee88870 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档