- 1、本文档共28页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编程逻辑实验报告杨宜竞解析
西安邮电大学可编程逻辑实验报告
系 别 电子工程学院 学 号32) 成 绩 班 级 光电1203班 姓 名 杨宜竞 教师签字
实验名称 用原理图输入法设计门电路
一:实验目的
掌握PLD芯片的基本使用方法,熟悉EDA软件MAX+PLUSⅡ操作。
学会利用软件方针和硬件实现对数字电路的逻辑功能进行验证和分析。
能够利用CPLD器件开发具有基本与非逻辑功能的数字电路。
二:实验所用仪表及主要器材
PC, EDA软件MAX+PLUSⅡ。
三:实验原理简述(原程序、真值表、原理图)
可编程逻辑实验是建立在数字电路基础实验上的一个更高层次的设计性试验。它是借助可编程逻辑器件(PLD),采用在系统可编程逻辑技术(ISP),利用电子设计自动化软件(EDA),在计算机(PC)平台上进行的。这与以往的基于独立元器件的实验在实验方法、实验手段和实验仪器上都有很大不同,要求操作者具有一定的计算机软件操作基础。
在MAX+PLUSⅡ环境下,数字电路的设计流程如图7.3所示。MAX+PLUSⅡ软件操作详见第6章。
在实验过程中应特别注意:
图形输入完毕后,保存源文件时,后缀名为“.gdf”;
将欲编译的文件设定为当前工程;
管脚分配时要注意CPLD实验板上的逻辑开关和LED发光二极管等输入/输出变量与CPLD芯片管脚的对应关系,保证一一对应;
下载安装时,选择硬件类型为“Byte Blaster”。
四:实验测量记录(数据、仿真波形图及分析、原程序分析、硬件测试实分析)
西安邮电大学可编程逻辑实验报告
西安邮电大学可编程逻辑实验报告
五:实验心得(实验中问题的解决方法等)
第一次接触用软件画图,我总是会由于自己的马虎大意忘了给元器件更改名字,在后面的试验中我总是会提前提醒自己注意这些细节。
西安邮电大学可编程逻辑实验报告
系 别 电子工程学院 学 号32) 成 绩 班 级 光电1203班 姓 名 杨宜竞 教师签字
实验名称 用文本输入法设计门电路
一:实验目的
1.进一步熟悉MAX+plus II软件,学习用文本输入法设计电路。
2.进一步熟悉 CPLD 数字电路设计流程。
3.学习初步的 VHDL 程序设计方法。
二:实验所用仪表及主要器材
PC,可编程逻辑电路板,下载线,USB电源线,双踪示波器,数字万用表,导线若干。
三:实验原理简述(原程序、真值表、原理图)
1)示例
【例7.1】二输入与非门的VHDL描述。
方法一:
Library ieee;
Use ieee.std_logic_1164.all;
Entity nand2 is
Port(a,b:in std_logic;
y:out std_logic);
End;
Architecture rel_1 of nand2 is
Begin
y=a nand b;
End;
方法二 :
Library ieee;
Use ieee.std_logic_1164.all;
西安邮电大学可编程逻辑实验报告
Entity nand2 is
Port(a,b:in std_logic;
y:out std_logic);
End;
Architecture rel_2 of nand2 is
Signal co:std_logic_vector(1 downto 0);
Begin
co=ab;
Process(a,b)
Case co is
When”00”=y=’1’;
When”01”=y=’1’;
When”10”=y=’1’;
When”11”=y=’0’;
When others=y=’X’;
End case;
End process;
End;
四:实验测量记录(数据、仿真波形图及分析、原程序分析、硬件测试实分析)
西安邮电大学可编程逻辑实验报告
五:实验心得(实验中问题的解决方法等)
第二次的实验相较于第一次而言进行还算顺利,可是对实验步骤依然不是非常熟练的我还是频频出错
文档评论(0)