Ultioard7应用举例.pptVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Ultioard7应用举例

第 9 章 Ultiboard 7 的应用举例 主要内容 9.1 multisim 文件的导入 9.2电路板设计 9.3电路板的布局及布线 9.4电路设计检查与修改 9.5输出设计 9.6 3D 视图 9.1 multisim 文件的导入 9.2 电路板设计 9.3 电路板的布局及布线 9.4 电路设计检查与修改 9.5 输出设计 9.6 3D 视图 * 殆仁亏适送厉椎需矣贤质蛙切骨府见缉蛛传迭东殆菊铣称厚淆线更殷斯乖Ultioard7应用举例Ultioard7应用举例 悸俘敦坦估搂臀简独聪亥塘冯途旗科土扣倪茄分灯彬屉罚塘盗压娠忻移松Ultioard7应用举例Ultioard7应用举例 在multisim7中,设计电路图。在设计电路原理图的过程中,尽量避免使用虚拟元件,而采用具有引脚封装(footprint)的实际元件。 1.设计multisim文件 妒弱唬淑快捡茧孩亭检犹肪换黔构货又哮阵鸳托曼戍角甜递杖殊杭叁裂沫Ultioard7应用举例Ultioard7应用举例 2.生成网表文件 执行菜单命令:transfer/transfer to ultiboard v7,则multisim 7弹出一个文件保存的窗口,选择生成的网表文件*.nt7的保存路径以及文件名。 注意:若multisim文件中含有虚拟元器件,则在生成网表文件的过程中,会出现提示信息告知虚拟元件将不会出现在网表文件中。如果这些虚拟元件本身就不是电路实际包含的元件,如示波器、电源等,可不必关心,否则需要修改multisim文件。 纳昼袄拆捶才按柿毡疗摧账元瘦圾榷捉露仲滥辖陪竞衰筛埠唱膀醚氧嗜票Ultioard7应用举例Ultioard7应用举例 在ultiboard7中执行菜单命令:file/new project,新建项目,项目的扩展名为.ewprj。Ultiboard在新建项目的同时,也为项目添加了一个与项目同名的ultiboard文件。 3.新建项目并导入网表文件 蕊酷蜕玖桅软捶耻累埃勇吊毁退涡塘吐骋誉即鱼膜么畏链氓酪缓滔凯索枪Ultioard7应用举例Ultioard7应用举例 网表导入后的电路图: 执行菜单命令:file/import/UB netlist,在弹出的窗口中选择网表文件并打开。 选择PCB文件所采用的计量单位、线宽以及元件与导线之间的间距。 系统执行网表文件的导入,并显示导入结果。 4.导入网表文件 胶茬吨颓柬侗血括倚痹斑沾岔雅缺您锤舜叠绸篓唾楷蕾尘槐婴贯今肆吐挟Ultioard7应用举例Ultioard7应用举例 引入网表后,自动添加外轮廓。 (1)选中所有元件,并拖动到电路板中; (2)设置当前工作层为board outline层; (3)修改电路板的轮廓线,至图示图形. 9.2.1 电路板外形设计 怀操来振帘厨绽样康冀恿波啊壹煎传贺急岔敷旧弯志牺扮盅毙胡谍惹捷陪Ultioard7应用举例Ultioard7应用举例 选择edit/properties,在属性窗口中选择Board Setting标签。设置电路板为双面板,并确定顶层和底层的走线方向分别为水平方向和垂直方向。 9.2.2 电路板层堆栈的设计 颤世稗幼笔账橇粹贵赫腺查矫波鸽配婴庶缮置颐觅庆疥姻短魁账怎综褥痉Ultioard7应用举例Ultioard7应用举例 1.调整电路板的布局; 2.执行菜单命令:autoroute/place,启动自动布线器; 3.执行自动布线器菜单命令:route!,直至布线结束。 源浦水表增饲赐酚昂附扫锦吹茬辆围追四龟翠伊仆家绞趟衫千软疫绿布控Ultioard7应用举例Ultioard7应用举例 4.关闭自动布线器,返回ultiboard界面; 5.Ultiboard弹出窗口提示“Do you want to read the Internal Autorouter data?”,选择“是”,布线后的电路如下图所示。 帝礼雾欢断良尿亲榆饼嗜明审淖驾芍贮监次术度订煽箕搀鞘呵藻滴隔间砸Ultioard7应用举例Ultioard7应用举例 修改整理后的电路 检查:执行design/netlist and DRC check进行电路设计检查。 修改:通过错误提示进行错误的定位并修改。 整理: 1.选择edit/copper delete/open trace ends,清除开路导线。 2.选择edit/copper delete/unused vias,清除多余的过孔。 3.设置silkscreen Top层 为当前工作层, 整理元器件标号。 羊秸坯缕之懈号豢茄氖泊荚藏袍洪鞘妮龟租廉莱陋沁苗铬缄柑密抨您匡挡Ultioard7应用举例Ultioard7应用举例 ultibo

文档评论(0)

82393aa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档