数字频率计实训报告.docVIP

  • 77
  • 0
  • 约1.69千字
  • 约 15页
  • 2017-02-01 发布于重庆
  • 举报
数字频率计实训报告

新疆大学 课 程 设 计 报 告 所属院系: 科学技术学院 专 业: 电气工程及其自动化 课程名称: 电子技术基础下 设计题目: 数字频率计 班 级: 电气10-3 学生姓名: 学生学号: 指导老师 : 常翠宁 完成日期: 2013. 1. 4 课程设计题目:数字频率计的设计 要求完成的内容: 本次设计任务是要求设计一个简易的数字频率计,即用数字显示被测信号频率的仪器,作为基准时钟,电路8位数据/地址锁存器。 该方案全部选用分离原件设计,所用数字芯片,利用逻辑关系构成。原理接近我们课本所学,容易理解和设计。并且简单实用,经过全体组员讨论决定,使用该方案进行设计。 二;单元电路图的设计。 1;脉冲形成电路 脉冲形成电路由信号发生器与整形电路组成,输入信号先经过限幅器,再经过施密特触发器整形,当输入信号幅度较小时,限幅器的二极管均截止,不起限副作用。由555组成的施密特触发器对经过限幅器的信号进行整形得到标准的方波信号。线路图如下所示: 2;闸门电路 闸门电路的作用是控制计数器的输入脉冲,在电路中用一个与非门来实现(如下图所标注)。当标准信号(正脉冲)来到时闸门开通,被侧信号的脉冲通过闸门进入计时器计数;正脉冲结束时闸门关闭,计数器无时钟脉冲输入。 3;时基电路 时基电路是由555定时器构成的振荡器组成,其功能为产生标准时间为1秒的脉冲,选取振荡器的频率,其中高电平的时间为t1=1秒,低电平时间为0.25秒。利用t1=0.7(R1+R4)C2,t2=0.7R4C2。选取 CCD=100uF,则R4=3.57kΩ,R1=10.7kΩ。 4计数译码器显示电路 计数译码器显示电路由74LS90N、74LS273N、74LS47以及显示器组成。计数电路是用74LS90N十进制计数器构成,输出4位二进制数;74LS273N用来实现锁存和使计数器清零的功能,在时基电路脉冲的上升沿到来时闸门开启计数器开始计数在同一脉冲的下降沿到来时闸门关闭计数器停止计数 计数译码器显示电路线路图如下所示: 三;总电路图 四;仿真电路与调试 五;小结 所设计的频率计将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz的标准方波,作为基准时钟,电路锁存器。 电路优点:所设计的频率计电路虽然有些复杂繁琐,但是原理比较简单,而且用到的都是数字电路基本器件,总体结构也比较清晰。 电路缺点:所设计的频率计测得的频率值只能精确到整数部分,精度有待提高。 附录:元器件清单 名称 型号 数量 LED数码管 LED 4 7段译码器 74LS47N 4 计数器 4 二极管 1N4007 4 锁存器 74LS273 2 与非门 74LS00D 2 定时器 555 2 电阻 6 电容 2 六;参考书籍 科学技术学院课程设计报告 - 5 - 脉冲形成电路 闸门电路 计数译码显示电路 门控电路 时间基准信号发生器

文档评论(0)

1亿VIP精品文档

相关文档