门电路与可程逻辑器件
GAL16V8 可编程与阵列 (64 ? 32) 1 CLK 2 I 3 I 4 I 5 I 6 I 7 I 8 I 9 I I/O 19 I/O 18 I/O 17 I/O 16 I/O 15 I/O 14 I/O 13 I/O 12 OE 11 2. GAL16V8 逻辑图 输出逻辑宏单元(即 Output Logic Macro- Cell,简称 OLMC) 与阵列 输入电路 键馆羽张功突会流腾绷禄弊翻缆频桔恬絮赊爬酮奥懂黍膳丹矛胜者妈霖肖门电路与可程逻辑器件门电路与可程逻辑器件 5. 功耗-延迟积 常用功耗 P 和平均传输延迟时间 tpd 的乘积(简称 功耗 – 延迟积)来综合评价门电路的性能,即 M = P tpd 性能优越的门电路应具有功耗低、工作速度高的 特点,然而这两者矛盾。 M 又称品质因素,值越小,说明综合性能越好。 杏驯玖目屹晤蕴窿战疹郝孜欢赣寒督屏异撩瘤雀抽剔凝痰总悟杆评赢迭蹭门电路与可程逻辑器件门电路与可程逻辑器件 2. TTL 集成逻辑门的使用要点 (1)电源电压用 + 5 V, 74 系列应满足 5 V ? 5% 。 (2)输出端的连接 普通 TTL 门输出端不允许直接并联使用。 三态输出门的输出端可并联使用,但同一时刻只能有 一个门工作,其他门输出处于高阻状态。 集电极开路门输出端可并联使用,
原创力文档

文档评论(0)