SerDes知识详解概要.docVIP

  • 15
  • 0
  • 约1.6万字
  • 约 26页
  • 2017-02-06 发布于湖北
  • 举报
SerDes知识详解概要

SerDes知识详解 SerDes的作用 1.1并行总线接口 在SerDes流行之前,芯片之间的互联通过系统同步或者源同步的并行接口传输数据,图1.1演示了系统和源同步并行接口。 随着接口频率的提高,在系统同步接口方式中,有几个因素限制了有效数据窗口宽度的继续增加。 时钟到达两个芯片的传播延时不相等(clock skew) 并行数据各个bit的传播延时不相等(data skew) 时钟的传播延时和数据的传播延时不一致(skew between data and clock) 虽然可以通过在目的芯片(chip #2)内用PLL补偿时钟延时差(clock skew),但是PVT变化时,时钟延时的变化量和数据延时的变化量是不一样的。这又进一步恶化了数据窗口。 源同步接口方式中,发送侧Tx把时钟伴随数据一起发送出去, 限制了clock skew对有效数据窗口的危害。通常在发送侧芯片内部,源同步接口把时钟信号和数据信号作一样的处理,也就是让它和数据信号经过相同的路径,保持相同的延时。这样PVT变化时,时钟和数据会朝着同一个方向增大或者减小相同的量,对skew最有利。 我们来做一些合理的典型假设,假设一个32bit数据的并行总线,?? a)发送端的数据skew = 50 ps????????????????????????---很高的要求 b)pcb走线引入的skew = 50ps??

文档评论(0)

1亿VIP精品文档

相关文档