基于FPGA的DDS信号发生器设计.doc

  1. 1、本文档共16页,其中可免费阅读7页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计任务书 一、课程设计题目:基于FPGA的DDS信号发生器设计 二、课程设计内容(含技术指标) ① 利用DDS技术产生稳定的正弦波、方波和三角波,输出频率为1Hz~200KHz,且频率可调,步进为1Hz、100Hz、1KHz和10KHz,峰值为0~5V; ② 显示电路用来显示输出信号的参数; ③ 4×4键盘④用Verilog HDL进行建模和模拟仿真,再利用FPGA进行实现。 三、进度安排 序号 名 称 时 间 1 掌握相关FPGA最小系统的知识 一 天 2 掌握用于设计DDS信号发生器的Verilog HDL编程知识 一 天 3 掌握矩阵键盘

文档评论(0)

共享文档 + 关注
实名认证
内容提供者

二级建造师持证人

该用户很懒,什么也没介绍

领域认证该用户于2023年10月07日上传了二级建造师

1亿VIP精品文档

相关文档