计算机组成原理第十二讲.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理第十二讲

计算机组成原理 第十二讲:存储子系统 本章解决主要问题 存储器如何存储信息? 在实际应用中如何用存储芯片组成具有一定存储容量的存储器? 本章主要内容 存储系统层次结构 存储信息的原理 存储系统的组织的角度,讨论: 存储器的逻辑设计 主存与CPU的连接 DRAM的刷新 效验技术 磁表面存储器 提高存储系统性能的措施 存储系统层次结构 三级存储体系 存储系统:容量大、速度快、成本低 存储系统层次结构 主存储器(内存) 辅助存储器(外存) 高速缓冲存储器Cache 存储系统层次结构 物理存储器和虚拟存储器 主存-外存层次:增大容量 CPU 主存 外存:为虚拟存储器提供条件 虚拟存储器:将主存空间与部分外存空间组成逻辑地址空间 用户使用逻辑地址空间编程,操作系统进行有关程序调度、存储空间分配、地址转换等工作 存储器分类 按存储机制分类 半导体存储器 静态存储器:利用双稳态触发器存储信息 动态存储器:依靠电容存储电荷存储信息 磁表面存储器:利用磁层上不同方向的磁化区域表示信息,容量大,非破坏性读出,长期保存信息,速度慢。 光盘存储器 利用光斑的有无表示信息 存储器分类 按存取方式分类 随机存取存储器 随机存取:可按地址访问存储器中的任一单元,访问时间与地址单元无关 存储器分类 顺序存取存储器(SAM) 访问时按读/写部件顺序查找目标地址,访问时间与数据位置有关 存储器分类 直接存取存储器(DM) 访问时读/写部件先直接指向一个小区域,再在该区域内顺序查找。访问时间与数据位置有关 存储器系统特性 存取时间TA(Memory Access Time):是存储器收到读或写的地址到从存储器读出(写入)信息所需的时间 存取周期TM(Memory Circle Time):指连续启动二次独立的存储器操作(例连续2次读)所需间隔的最小时间.一般TM TA 数据传输率R:指单元时间存储器读/写的二进制信息量 存储器系统特性 容量:指计算机存储信息的能力,即最大的二进制信息量,以b或B表示 信息的可靠保存性、非易失性、可更换性 有源存储器:例半导体存储器靠电源才能存信息 无源存储器:磁盘、磁带等辅存中的信息关电后不丢失 非易失性:掉电时,信息不会丢失 结论:评价存储器的三个基本指标: C(Capacity)+ C(Cost)+ A(Access Speed) 主存储器组织 主存储器组织涉及的问题主要有: M的逻辑设计 动态M的刷新 主存与CPU的连接 主存的校验 主存储器组织 主存储器设计的一般原则 存储器与CPU的连接:数据线、地址线、控制线的连接 驱动能力 存储芯片类型选择 存储芯片与CPU的时序配合 存储器的地址分配和片选译码 行选信号和列选信号的产生 主存储器组织 主存储器逻辑设计 需解决:芯片的选用 地址分配与片选逻辑 信号线的连接 例1:用2114(1K×4)SRAM芯片组成容量为4K×8的存储器。地址总线A15~A0,双向数据总线 D7~D0,读/写信号线R/W。 给出芯片地址分配和片选逻辑,并画出M框图 主存储器组织 计算芯片数 先扩展位数再扩展单元数 先扩展单元数,再扩展位数 主存储器组织 地址分配与片选逻辑 主存储器组织 片选信号产生方式 线选:所谓线选方式就是任取一根存储器内部寻址线以外的其他地址线为选片线。 部分译码:取部分存储器内部寻址线以外的其他地址线,通过地址译码器产生选片信号。 全译码:取全部存储器内部寻址线以外的其他地址线,通过地址译码器产生选片信号。 ? 主存储器组织 例2:某半导体存储器,按字节编址。其中,0000H~ 07FFH为ROM区,选用EPROM芯片(2KB/片);0800H~13FFH为RAM区,选用RAM芯片(2KB/片和1KB/片)。地址总线A15~A0(低)。给出地址分配和片选逻辑。 计算容量和芯片数 地址分配和片选逻辑 主存储器组织 主存储器组织 作业:设计一半导体存储器,其中ROM区4KB,选用ROM芯片(4K×4位/片);RAM区3KB,选用RAM芯片(2KB/片和1K×4位/片)。地址总线A15~A0,双向数据总线D7~D0,读/写线R/W。 要求: 给出芯片地址分配和片选逻辑式 画出该M逻辑框图(各芯片信号线的连接以及片选逻辑电路,片选信号低电平有效) 主存储器组织 作业:用8K*8位的ROM芯片和8K*4的RAM芯片组成存储器,按字节编址,期中RAM的地址为2000H~7FFFH,ROM的地址为C000H~FFFFH。 要求: 计算各自需要多少个芯片? 画出该存储器设计框图以及与CPU的连接。(用译码器进行片选译码) 计算每个芯片的地址范围。 主存储器组织 动态M的刷新 刷新定义和原因 定义:定期向电容补充电

文档评论(0)

zhanghc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档