- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MSP430系列微控制器的时钟模块_3
MSP430系列微控制器的时钟系统
目 标
通过本章学习,应掌握以下知识:
时钟
寄存器的概念
MSP430系列微控制器的时钟系统
函数的格式以及函数的调用
数据类型
● 利用循环语句实现时间延迟
● 程序向芯片的下载
引 言
MSP430系列微控制器的时钟系统
图2.8中的程序示例只能进行单步仿真,不能将完成编辑、调试的程序下载到芯片使其独立运行,这是因为程序运行的速度太快。每向并行数字输入/输出端口P1发送一次显示代码,然后等待一段时间,例如1s,这样将能够清楚地观察发光二极管的显示情况。
微控制器的指令执行速度,即程序的执行速度,是与时钟频率成线性比例的,因此如果希望获得确定的时间延迟,需要首先知道系统的时钟频率。本节首先介绍MSP430系列芯片的时钟系统组成、相关寄存器。
MSP430x2xx系列芯片的时钟系统
MSP430系列芯片的时钟系统方框图如图3.2所示。
图3.2 MSP430系列芯片的时钟系统方框图
MSP430系列芯片具有4种时钟信号源:内部数控振荡器(DCO)、内部低频振荡器(VLO)、低频振荡器(LFXT1)和高频振荡器(XT2)。这些时钟信号源被用来产生芯片内部使用的3种时钟信号:主时钟信号(MCLK)、子时钟信号(SMCLK)和辅助时钟信号(ACLK)。主时钟信号(MCLK)支持芯片CPU的工作,子时钟信号(SMCLK)和辅助时钟信号(ACLK)支持芯片内部外围模块的工作。
数控振荡器(DCO)的工作可以不需要外部器件的支持,因此降低了电路复杂程度,但是它的工作原理是基于RC振荡器,工作频率稳定度不高。内部低频振荡器(VLO)提供12kHz的时钟信号。低频振荡器(XT1)和高频振荡器(XT2)都需要一个外部晶体谐振电路,因此具有较高的工作频率稳定度。采用2个晶体谐振电路的目的是让一个工作在较高的工作频率,另一个则工作在较低的工作频率。较高的工作频率可以使信号处理速度较高;较低的工作频率可以降低芯片功耗。
数控振荡器(DCO)CPU通过向相应的寄存器写入数据控制对应的芯片内部功能模块的工作,从相应的寄存器读出数据获得对应的芯片内部功能模块的工作结果。
配置系统时钟涉及状态寄存器(SR)、中断使能寄存器1(IE1)、中断标志寄存器1(IFG1)、数控振荡器(DCO)控制寄存器(DCOCTL)、系统时钟控制寄存器1(BCSCTL1)、系统时钟控制寄存器2(BCSCTL2)和系统时钟控制寄存器3(BCSCTL3)。
状态寄存器(SR)
位 15~9 8 7 6 5 4 3 2 1 0 位名称 Reserved V SCG1 SCG0 OSCOFF CPUOFF GIE N Z C 操作方式 rw rw rw rw rw rw rw rw rw rw 复位值 0000000 0 0 0 0 0 0 0 0 0
状态寄存器(SR)与时钟系统相关的状态寄存器位包括SCG1、SCG0、OSCOFF和CPUOFF。这里只讨论这些位的功能。
SCG1:系统时钟控制位1
0 SMCLK开启
1 SMCLK关闭
SCG0:系统时钟控制位0
0 DCO开启
1 DCO关闭
OSCOFF:晶体振荡器工作控制位
0 LFXT1晶体振荡器开启
1 LFXT1晶体振荡器关闭
CPUOFF:CPU工作控制位
0 CPU开启
1 CPU关闭
中断使能寄存器1(IE1)
位 7 6 5 4 3 2 1 0 位名称 UTXIE0 URXIE0 ACCVIE NMIIE Reserved OFIE WDTIE 操作方式 rw rw rw rw rw rw rw 复位值 0 0 0 0 00 0 0
OFIE:晶体振荡器出错中断使能位
0 不使能
1 使能
IE1其余的位用于其他芯片内部功能模块。
中断标志寄存器1(IFG1)
位 7 6 5 4 3 2 1 0 位名称 UTXIFG0 URXIFG0 ACCVIFG NMIIFG Reserved OFIFG WDTIEFG 操作方式 rw rw rw rw rw rw rw 复位值 0 0 0 0 00 1 0
OFIFG:晶体振荡器出错中断标志位
0 无中断产生
1 有中断产生
上电复位信号(PUC)能够置位OFIFG。在使能相应中断的情况下将引起中断。
IFG1其余的位用于其他芯片内部功能模块。
数控振荡器(DCO)控制寄存器(DCOCTL)
位 7 6 5 4 3 2 1 0 位名称 DCO2 DCO1 DCO0 MOD4 MOD3 MOD2 MOD1 MOD0 操作方式 rw rw rw rw rw rw rw r
您可能关注的文档
最近下载
- 监理单位项目部应建立的台账及范本.docx
- 菌落总数测定原始记录 .pdf VIP
- 题西林壁.ppt VIP
- 比利时国家介绍PPT.pptx VIP
- 课件:《中华民族共同体概论》第七讲 华夷一体与中华民族空前繁盛(隋唐五代时期).pptx VIP
- 工作证明模板(5套).docx VIP
- 28例脑卒中后留置尿管患者未采用膀胱冲洗的循证护理实践.pdf VIP
- 2021国家注册质量经理(CMQ)-中国质量协会注册质量经理考试(三)(精选试题).pdf VIP
- 中华民族共同体概论课件专家版7第七讲 华夷一体与中华民族空前繁盛(隋唐五代时期).pdf VIP
- 2025-2026学年青岛版(2024)三年级上册信息技术全册教案(教学设计).pdf
文档评论(0)