- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子科大微机原理期末考试
电子科技大学二零零四至二零零五学年第二学期
《微机系统原理与接口技术》课程考试题
考试日期:2005年7月6日 答题时间:120分钟 考试形式:开卷
题号
一
二
三
四
五
六
七
总分
满分
15
15
10
24
6
11
19
100
得分
评卷教师
一、填空题(每空1分,共15分)
1.PC/XT微机开机后,第一条执行的指令存放地址为( )。
2.当运算结果为0时,状态标志ZF的值为( )。
3.8086的INTR端输入一个( )电平时,可屏蔽中断获得了中断请求。
4.32位逻辑地址5890H:3200H表示的实际地址值是( )。
5.若CPU的地址总线宽度为 N ,则可寻址( )个存储器单元。
6.ISA总线的AEN信号线为低电平时,表示由( )控制地址总线和读/写命令线。
7.8086从I/O端口地址20H输入字节数据的指令是( )。
8.当INT 21H中断的功能号为02H时,它的入口参数送寄存器( )。
9.响应可屏蔽中断INTR的条件是控制标志IF=( )。
10. 若8086的外部中断INTR、NMI同时有中断请求,应先响应( )。
11.PC系统中,在可屏蔽中断的第( )个响应周期传送中断类型码。
12.串行通信协议分为串行异步通信协议和( )。
13.二片可编程中断控制器8259主从连接时最多可供( )个中断源。
14.DAC0832有三种工作方式,即直通方式、( )方式和双缓冲方式。
15.在串行异步通信时,发送端和接收端的波特率设置应( )。
二、单选题(每题1分,共15分)
1.计算机中数据总线驱动电路使用的基本逻辑单元是( )。
A:非门 B:三态门 C:触发器 D:译码器
2.MIPS用来描述计算机的运算速度,含义是( )。
A:每秒处理百万个字符 B:每分钟处理百万个字符
C:每秒执行百万条指令 D:每分钟执行百万条指令
3.执行指令IRET后弹出堆栈的寄存器先后顺序为( )。
A:CS、IP、F B:IP、CS、F C:F、CS、IP D:F、IP、CS
4.微机系统中,主机与硬盘的数据交换用( )方式。
A:中断控制 B:DMA控制 C:查询控制 D:无条件程序控制
5.CPU对存储器访问时,地址线和数据线的有效时间关系为( )。
A:同时有效 B:地址线先有效 C:数据线先有效 D:同时无效
6.8086CPU有( )个16位的段寄存器。
A:2 B:4 C:8 D:16
7.两个组合十进制数86、37相加,调整指令DAA完成的是( )。
A:加00H调整 B:加06H调整 C:加60H调整 D:加66H调整
8.定义过程结束的伪指令符是( )。
A:END B:ENDS C:ENDP D:ENDM
9.高速缓存Cache的存取速度( )。
A:比主存慢、比外存快 B:比主存慢、比内部寄存器快
C:比主存快、比内部寄存器慢 D:比主存慢、比内部寄存器慢
10.8259的中断屏蔽寄存器是( )。
A:IRR B:IMR C:ISR D:PR
11.计算机中保护断点和现场应使用( )。
A:ROM B:中断向量表 C:寄存器 D:堆栈
12.若显示器的最高分辩率为1280×1024、24位,所需最小缓存为( )。
A:1MB B:2MB C:4MB D:6MB
13.中断控制方
文档评论(0)