PSoC开放实验总结.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PSoC开放实验总结

PSoC开放实验总结 实验一 简单比较器 实验原理: 真值表 A B Y1 Y2 Y3 0 0 0 0 1 0 1 1 0 0 1 0 0 1 0 1 1 0 0 0 逻辑表达式: 实验内容: 实验步骤: 将逻辑表达式写出后,根据逻辑表达式画出逻辑电路图,在下载得到管脚图。 关闭试验箱电源,将输入接到开关,将输出接入到发光二极管,观察灯亮。 最后实现该逻辑电路图的功能。 实验结果: 当AB.则Y1=1; 当AB.则Y2=1; 当A=B.则Y3=1.则实现了比较器的功能。 最后LED7灯亮。 实验二 基本逻辑门电路实现与设计 实验原理: 真值表 逻辑表达式: 实验内容: 将最小项用卡诺图化简得到Y的表达式,卡诺图如下: A BC 00 01 11 10 0 1 1 1 1 实验步骤: 根据卡诺图的化简画出逻辑电路图,在按如图分配管脚。 (2)Pin_A、Pin_B和Pin_C引脚连接到外部的按键或开关上,Pin_X和Pin_Y引脚连接到外部的LED灯上。 (3)观察灯亮。 实验结果: 将输入接在开关上,输出接在LED灯上,可以发现灯亮。 实验三 计数器 实验原理: 利用 Timer 定时器模块产生1s 的时间间隔,计数器对该时钟信号进行计数。计数器计数周期为20,计数结果在1602 字符液晶上显示。 实验内容: 实验步骤: 1、新建工程 (1)启动PSoC Creator 软件,点击File – New – Project…弹出新建工程对话框,Design 栏中使用默认选择的Empty PSoC 3 Design。 (2)在“Name”框中输入新工程名称Counter,在“Location”框中输入其存放路径,或通过右侧的按钮指定路径。之后单击“Advanced”前的加号。 (3)在“Device”中显示上次选用过的芯片或一个默认芯片型号,若新项目需要其他芯片型号,则单击右侧的下箭头,选择“Launch Device Selector…”。 (4)进入芯片选择对话框,选择CY8C3866AXI-040,点击“OK”。 (5)回到创建新工程对话框,点击“OK”,完成新工程的创建。 2、选择用户模块 (1)在右侧的原件列表(Component Catalog)中用鼠标选择“Digital – Functions – Timer[v2.0]”,拖动到中间的原理图编辑窗口中。 (2)选择“Digital – Functions – Counter [v2.0]”,拖动到中间的原理图编辑窗口中。 (3)选择“Digital – Logic – Logic Low ‘0’”,拖动到中间的原理图编辑窗口中。 (4)选择“Display – Character LCD [v1.50]”,拖动到中间的原理图编辑窗口中。 图 4-1 选择的用户模块 3、设置用户模块参数 (1)双击设置BUS_CLK 时钟模块参数: Name:Clock_1 Clock Type:New Source: Auto Specify – Frequency:100 Hz (2)双击设置Timer_1 模块参数: Name:Timer_1 Resolution:8-Bit Implementation:UDB Period:100 Interrupts:On TC (3)双击设置Counter_1 模块参数: Name:Counter_1 Configure: Resolution:8-Bit Implementation:UDB Period:20 Compare Mode:Less Than Or Equal Compare Value:0 Clock Mode:Down Counter Advanced: Reload Counter:On TC (4)双击设置LCD_Char_1 模块参数: Name:LCD_Char_1 LCD Custom Character Set:None 在 Include ASCII to Number 前打勾 4、原理图连线 用原理图窗口左侧的工具栏中的连线工具 将Timer_1 模块的tc 引脚与Counter_1 模块的count 连接,将Counter_1 模块的reset 引脚连接Logic Low ‘0’模块,将Timer_1 和Counter_1 模块的clock 引脚均连接Clock_1。 5、引脚分配 双击左侧工程文件列表中的 Counter.cydwr,为LCD Port[6:0]选择管脚P6[6:0]。 6、主程序编

文档评论(0)

taotao0c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档