现代电子系统设计习题解答.docVIP

  1. 1、本文档共56页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
现代电子系统设计习题解答

第四章习题——参考答案 一、简述题 1.题 题目:说明DSP具有哪些主要特点,DSP的型号如何确定。 参考答案: (1)DSP具有如下主要特点:DSP普遍采用数据总线和程序总线分离的改进型哈佛结构;DSP一般都采用多总线结构;DSP一般都采用多级流水线技术;DSP内部一般都包含多处理单元结构;DSP一般都具有特殊功能的指令;由于采用哈佛结构、流水线操作、专用的硬件乘法器、特殊的指令以及集成电路的优化设计,所以DSP一般都具有快速的指令周期;DSP一般采用16位、24位、32位字长,具有较高的运算精度高;新一代的DSP具有较强的接口功能;很多类型的DSP都支持多处理器的结构DSP一般都具有节电管理和低功耗结构。 (2)在DSP进行系统设计时需要根据系统的特点、性能要求、成本、功耗以及技术开发周期等因素进行综合考虑一般情况下主要考虑以下几个方面的因素A.系统特点算法格式系统精度处理速度功耗性能价格比支持多处理器系统开发的难易程度 2.题 题目:DSP应用系统的典型开发过程是怎样的? 参考答案: DSP应用系统的一般开发过程如图D4-1所示: 图D4-1 3.题 题目:讨论一个能独立运行和调试的TMS320VC5416最小系统应具备怎样的硬件条件。 参考答案: 一个能可调试的TMS320VC5416最小系统应具备如下的基本硬件条件:能为DSP提供I/O与内核正常供电的供电电路,能为DSP提供稳定与精确时钟的时钟电路,以及进行DSP在线调试需要的JTAG仿真调试接口电路与复位电路,如TMS320VC5416最小系统还要实现独立运行功能,则还需要为DSP扩展必要的存储器(如EEPROM/Flash ROM等)电路。当然,要保证TMS320VC5416最小系统能顺利的正常运行,一些外加的辅助电路也是必不可少的,例如模式选择电路、外部中断输入引脚与未用输入引脚的上拉保护电路等。 4.题 题目:请仔细分析本章介绍的TMS320VC5416最小系统与扩展系统各电路模块硬件设计原理图,说明TMS320VC5416最小系统与扩展系统各个电路模块是如何设计的。 参考答案: 略。(TMS320VC5416最小系统与扩展系统各个电路模块的功能与具体硬件设计本章4.3节与4.4节有较为详细,读者可以参阅。) 5.题 题目:请说明TMS320VC5416扩展系统中逻辑电路在DSP系统中的特殊作用,以及利用CPLD器件设计逻辑电路的好处。 参考答案: (1) TMS320VC5416扩展系统中逻辑电路在DSP系统中的特殊作用可归纳为:其一,通过逻辑电路为DSP的外扩器件分配系统中唯一的地址以及组合控制逻辑;其二,通过逻辑电路为DSP系统的各个器件提供所需的逻辑转换。 (2)在DSP系统中,特别是较为复杂的DSP系统中,采用CPLD作为DSP应用系统的逻辑电路核心器件,其因为有三:其一,一个CPLD器件可以同时提供与、或、非等多种逻辑以及组合逻辑,可有效减少系统所需的各种门器件数目,从而提高系统的集成度和可靠性;其二,CPLD器件可在线编程,可根据需要灵活的改变输入输出逻辑关系,方便系统调试与升级;其三,CPLD器件种类多、成本低,可根据实际需要灵活选择。 6.题 题目:请说明实现TMS320VC5416处理器串行EEPROM自举的硬件设计要求,以及如何利用CCS环境2次编程实现DSP串行EEPROM自举。 参考答案: (1)要实现TMS320VC5416处理器的串行EEPROM自举,DSP系统的硬件设计必须满足一定的要求: A、需要将EEPROM的SPI接口与DSP的McBSP2互联,同时,为避免DSP错误的进入其他自举方式,需将DSP的McBSP2接口的BDX2引脚与其外部中断3引脚相连,从而保证DSP系统加电后,DSP片上Bootloader进入串行EEPROM自举方式,再者, DSP外部中断2输入引脚最好接上拉电阻以防止噪声或干扰的影响,具体的硬件原理图如图D4-2所示: D4-2 B、SPI接口EEPROM器件须满足如下几个条件: 其一,EEPROM的一帧数据必须为32bit,且每帧格式分别为8bit指令、16bit地址、8bit数据,如图D4-3所示: D4-3 其二,EEPROM须支持SPI通信协议的0(0,0)工作模式; 其三,由于DSP片上Bootloader只能寻址EEPROM的64KB数据,所以EEPROM的容量不要大于64KB。 (2)利用CCS环境2次编程实现DSP串行EEPROM自举的主要步骤如下:第1步,在CCS环境下编写用户DSP系统应用程序,仿真调试完毕后,生成.out程序代码文件,这是CCS环境下的第1次编程;第2步,将CCS环境下生成的.out文件通过程序代码中间过渡转换(如图D4-4点画线框

文档评论(0)

eanp35308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档