- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理期末试题及答案
第一章 计算机系统概论
计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。
计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。
习题:4 冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分?
主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备
5 什么是存储容量?什么是单元地址?什么是数据字?什么是指令字?
存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字
7 指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?
每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序
第二章 运算方法和运算器
按IEEE754标准,一个浮点数由符号位S、阶码E、尾数M三个域组成。其中阶码E的值等于指数的真值e加上一个固定偏移值。
数的真值变成机器码时有四种表示方法:原码表示法,反码表示法,补码表示法,移码表示法。其中移码主要用于表示定点数的阶码E,以利于比较两个指数的大小和对阶操作。
直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。
1第三章 内部存储器
对存储器的要求是容量大、速度快、成本低。为了解决这三方面的矛盾,计算机采用多级存储体系结构,即cache、主存和外存。CPU能直接访问内存(cache、主存),但不能直接访问外存。存储器的技术指标有存储容量、存取时间、存储周期、存储器带宽。
双端口存储器和多模块交叉存储器属于并行存储器结构。前者采用空间并行技术,后者采用时间并行技术。这两种类型的存储器在科研和工程中大量使用。
cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache体系,指令cache与数据cache分设体系。要求cache的命中率接近于1。主存与cache的地址映射有全相联、直接、组相联三种方式。其中组相联方式是前二者折衷方案,适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。
习题: 1设有一个具有20位地址和32位字长的存储器,问:
(1)该存储器能存储多少个字节的信息?
(2)如果存储器由512K×8位SRAM芯片组成,需要多少片;
(3)需要多少位地址做芯片选择?
(1) (2) (3)1位地址作芯片选择
2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M×8位DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问:
(1) 若每个内存条16M×64位,共需几个内存条?
(2)每个内存条共有多少DRAM芯片? (3)主存共需多少DRAM芯片?CPU如何选择各内存条?(1). 共需模块板数为m:m=÷2^24=4(块) (2). 每个模块板内有DRAM芯片数为32 (片) (3) 主存共需DRAM芯片为:4*32=128 (片) 每个模块板有32片DRAM芯片,容量为16M×64位,需24根地址线(A23~A0)
完成模块 板内存储单元寻址。一共有4块模块板,采用2根高位地址线,通过2:4译码器译码产生片选信号对各模块板进行选择。
3用16K×8位的DRAM芯片构成64K×32位存储器,要求:
画出该存储器的组成逻辑图。
2:4译码器A
2:4译码器
A14
A15
CS3
CS2
CS0
CS1
D0~D7
A13~A0
设存储器读/写周期为0.5us,CPU在1us内至少要访问一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?
(1)根据题意,存储总容量为64KB,故地址总线需16位。现使用16K*8位DRAM芯片,共需16片。芯片本身地址线占14位,所以采用位并联与地址串联相结合的方法来组成整个存储器,其组成逻辑图如图所示,其中使用一片2:4译码器。
(2)根据已知条件,CPU在1us内至少访存一次,而整个存储器的平均读/写周期为0.5us,如果采用集中刷新,有64us的死时间,肯定不行,如果采用分散刷新,则每1us
您可能关注的文档
- 一键式发布系统.doc
- 00051管理系统计算机应用.doc
- 唐山钢铁产能到底有多大.doc
- RFID管理系统.doc
- 什么是工程建设项目.doc
- 资料会计电算化.doc
- 第十章 财务报表.doc
- ISO9000的基础知识.doc
- 电大电算化理论考核0177答案.doc
- 整车的检测与诊断.doc
- 团结出版社有限公司2025年度公开招聘工作人员笔试备考题库及完整答案详解1套.docx
- 嘉善县人民法院面向社会招录司法雇员的笔试高频难、易错点备考题库及答案详解1套.docx
- 四川绵阳市特种设备监督检验所招聘5人笔试高频难、易错点备考题库带答案详解.docx
- 台州市公安局2025年警务辅助人员招聘178人笔试高频难、易错点备考题库及参考答案详解一套.docx
- 嘉兴市中级人民法院面向社会招录10人笔试备考题库及参考答案详解1套.docx
- 四川泸州市教育和体育局招聘2025年省属公费师范毕业生146人笔试高频难、易错点备考题库及完整答案详.docx
- 国家发展和改革委员会营商环境发展促进中心2024年面向应届毕业生公开招聘工作人员笔试高频难、易错点备.docx
- 国务院发展研究中心有关直属事业单位2025年度公开招聘工作人员笔试备考题库含答案详解.docx
- 四川省综合地质调查研究所2025年考核招聘11人笔试备考题库及参考答案详解一套.docx
- 四川攀枝花市审计局下属事业单位考调工作人员笔试高频难、易错点备考题库及参考答案详解1套.docx
文档评论(0)