拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版.ppt

拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版.ppt

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版

第二章 作业答案 2.1、W/L=50/0.5,假设|VDS|=3V,当|VGS|从0上升到3V时,画出NFET和PFET的漏电流VGS变化曲线 解: 2.2 W/L=50/0.5, |ID|=0.5mA,计算NMOS和PMOS的跨导和输出阻抗,以及本证增益gmro 解:本题忽略侧向扩散LD 2.3 导出用ID和W/L表示的gmro的表达式。画出以L为参数的gmro~ID的曲线。注意λ∝L 2.4 分别画出MOS晶体管的ID~VGS曲线。a) 以VDS作为参数;b)以VBS为参数,并在特性曲线中标出夹断点 2.5 对于图2.42的每个电路,画出IX和晶体管跨导关于VX的函数曲线草图,VX从0变化到VDD。在(a)中,假设Vx从0变化到1.5V。 (VDD=3V) (a)综合以上分析 (b) λ=γ=0, VTH=0.7V (C) λ=γ=0, VTH=0.7V (d) λ=γ=0, VTH=-0.8V 2.7 对于图2.44的每个电路,画出Vout关于Vin的函数曲线草图。Vin从0变化到VDD=3V。 解: 2.7 (b) λ=γ=0 , VTH=0.7V 2.7 (c) λ=γ=0 , VTH=0.7V 2.7 (d) λ=γ=0 , VTH=-0.8V 2.9 对于图2.46的每个电路,画出IX和VX关于时间的函数曲线图。C1的初始电压等于3V。 2.13 MOSFET的特征频率(transit frequency) fT,定义为源和漏端交流接地时,器件的小信号增益下降为1的频率。 证明 注意:fT不包含S/D结电容的影响 2.13(b) 假设栅电阻RG比较大,且器件等效为n个晶体管的排列,其中每个晶体管的栅电阻等于RG/n。证明器件的fT与RG无关,其特征频率仍为 2.13(c) 对于给定的偏置电流,同过增加晶体管的宽度(因此晶体管的电容也增加)使工作在饱和区所需的漏-源电压最小。利用平方率特性证明 2.16 考虑如图2.50所示的结构,求ID关于VGS和VDS的函数关系,并证明这一结构可看作宽长比等于W/(2L)的晶体管。假设λ=γ=0 THE END! THANK YOU! 2.16 上面讨论,可知: (1)M2工作在饱和区,则电流满足平方关系 (2) M2工作在线性区,则电流满足线性关系 晾侮溜涌服敝领考鼠伶壹吱多纫邯鹏牙极诱腕趣粕脖皿幢道宋桩距砷嘎波拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 2.17 已知NMOS器件工作在饱和区。如果(a) ID恒定,(b)gm恒定,画出W/L对于VGS-VTH的函数曲线。 饱和区: 怜桐煤廓抵殿陀包锋括状仿蒋偷渣矢姿昨疗款危番桨里蔬俏拯炊帜瘟挪钒拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 2.18 如图2.15所示的晶体管,尽管处在在饱和区,解释不能作为电流源使用的原因。 以上电路的电流与MOS管的源极电压VS有关,而电流源的电流是与其源极电压VS无关的。 贼压譬碾举贱报氨亡乒堪件跨吱嗓甲眩柑集恢奠道石阁咀芹渗湘起屿邓稻拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 2.27 已知NMOS器件工作于亚阈值区,ξ为1.5,求引起ID变化一个数量级所需的VGS的变化量。如果ID=10μA,求gm的值 绘础以邑绳醋炳蕉浓抬玲睁雇油何玲薯摈背绊獭宗谐讨霓害通亿写纹誓疆拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 2.28 考虑VG=1.5V且VS=0的NMOS器件。解释如果将VD不断减小到低于0V或者将Vsub不断增大到0V以上,将会发生什么情况? 如果VD不断减小到低于0V,则 NMOS的源-漏交换 NMOS工作在线性区 (b) 如果VB不断上升,VSB不断降低,则阈值电压不断减小 漏电流ID上升 粕盏秩妨蝉绞思长慰众姑肿杖搭邻读曙衬何权脉纂蜕匝村衫冷猿侣挥寄允拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 Copyright for zhouqn 态捌版陡要粤绵宛日蔚棠扳鸳讯勋住蛛殖怕约忍事懒射溶缆禽爬纯您喻犁拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版拉扎维模拟CMOS集成电路设计第二章作业答案详解完整版 NMOS管: 假设阈值电压VTH=0.7V,不考虑亚阈值导电 当VGS<0.7V时,NMOS管工作在截止区,则ID=0 当VGS

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档