- 1、本文档共42页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
通信原理
湖南文理学院电气与信息工程学院
2012年2月
目 录
实验一 数字基带与频带信号实验 3
实验二 同步控制实验 12
实验三 模拟信号数字化及其调制解调实验 31
实验四 通信系统实验 37
实验一 数字基带与频带信号实验
第一部分 数字基带信号部分
实验目的
1、了解单极性码、双极性码、归零码、不归零码等基带信号波形特点。
2、掌握AMI、HDB3的编码规则。
3、掌握从HDB3码信号中提取位同步信号的方法。
4、掌握集中插入帧同步码时分复用信号的帧结构特点。
5、了解HDB3(AMI)编译码集成电路CD22103。
实验内容
1、用示波器观察单极性非归零码(NRZ)、传号交替反转码(AMI)、三阶高密度双极性码(HDB3)、整流后的AMI码及整流后的HDB3码。
2、用示波器观察从HDB3码中和从AMI码中提取位同步信号的电路中有关波形。
3、用示波器观察HDB3、AMI译码输出波形。
基本原理
本实验使用数字信源模块、HDB3编译码模块和可编程逻辑器件模块。
1、数字信源
本模块是整个实验系统的发终端。本单元产生NRZ信号,信号码速率约为170.5KB,帧结构如图1-1所示。帧长为24位,其中首位无定义,第2位到第8位是帧同步码(7位巴克码1110010),另外16位为2路数据信号,每路8位。此NRZ信号为集中插入帧同步码时分复用信号。发光二极管亮状态表示1码,熄状态表示0码。
图1-1 帧结构
本模块有以下测试点及输入输出点:
( CLK 晶振信号测试点
( BS-OUT 信源位同步信号输出点/测试点
( FS 信源帧同步信号输出点/测试点
( NRZ-OUT NRZ信号输出点/测试点
FS信号可用作示波器的外同步信号,以便观察2DPSK等信号。
FS信号、NRZ-OUT信号之间的相位关系如图1-2所示,图中NRZ-OUT的无定义位为0,帧同步码为1110010,数据1数据2FS信号的低电平、高电平分别为4位和8位数字信号时间,其上升沿比NRZ-OUT码第一位起始时间超前一个码元。
图1-2 FS、NRZ-OUT波形
2. HDB3编译码
原理框图如图1-3所示。本单元有以下测试点及输出点:
( NRZ_IN 编码器输入信号
( BS_IN 位同步输入信号
( NRZ_OUT 译码器输出信号
( BS- OUT 锁相环输出的位同步信号
((AMI)HDB3 编码器输出信号
((AMI)HDB3-D (AMI)HDB3整流输出信号
图1-3 HDB3编译码方框图
本模块上的开关K1用于选择码型,K1位于左边(A端)选择AMI码,位于右边(H端)选择HDB3码。
下面简单介绍AMI、HDB3码编码规律。
AMI码的编码规律是:信息代码1变为带有符号的1码即+1或-1,1的符号交替反转;信息代码0的为0码。AMI码对应的波形是占空比为0.5的双极性归零码,即脉冲宽度τ与码元宽度(码元周期、码元间隔)TS的关系是τ=0.5TS。
HDB3码的编码规律是:4个连0信息码用取代节000V或B00V代替,当两个相邻V码中间有奇数个信息1码时取代节为000V,有偶数个信息1码(包括0个信息1码)时取代节为B00V,其它的信息0码仍为0码;信息码的1码变为带有符号的1码即+1或-1;HDB3码中1、B的符号符合交替反转原则,而V的符号破坏这种符号交替反转原则,但相邻V码的符号又是交替反转的;HDB3码是占空比为0.5的双极性归零码。
设信息码为0000 0110 0001 0000 0,则NRZ码、AMI码,HDB3码如图1-4所示。
译码时,需将AMI或HDB3码变换成两路单极性信号分别送到CD22103的第11、第13脚,此任务由双/单变换电路来完成。
当信息代码连0个数太多时,从AMI码中较难于提取稳定的位同步信号,而HDB3中连0个数最多为3,这对提取高质量的位同信号是有利的。这也是HDB3码优于AMI码之处。HDB3码及经过随机化处理的AMI码常被用在PCM一、二、三次群的接口设备中。
在实用的HDB3编译码电路中,发端的单/双极性变换器一般由变压器完成;收端的双/单极性变换电路一般由变压器、自动门限控制和整流电路完成,本实验目的是掌握HDB3编码规则,及位同步提取方法,故对极性变换电路作了简化处
您可能关注的文档
最近下载
- 六年级下册总复习《比和比例》说课稿.pdf
- (2023正式版)JBT 14355-2023 发动机尾焰测温用钨铼热电偶丝 .docx VIP
- 骨架油封结构型式标准用途..docx VIP
- 2024第六届(2024年)“信用电力”知识竞赛活动总试题库资料-上(单选题汇总).pdf
- (完整word版)全新版大学英语综合教程4课文原文及翻译.pdf VIP
- 京能集团招聘笔试题库2023.pdf
- 抗震支架施工方案.doc
- 代买车辆协议书(精选5篇).docx VIP
- USP 1207.1 包装完整性和测试方法选择(中英对照).doc
- 山西梅园许村煤业有限公司120万ta矿井兼并重组整合项目环境影响报告书(公示版)-副本.doc VIP
文档评论(0)