- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实训项目标准
实 训
项目名称 CPLD应用技术实训(60学时) 项目代码 040227 学分 4 适用专业 电子技术应用 学时 60 课程观 基于工作过程的项目教学 项目性质 技能型 技术型 项目设环境 计算机
GW48 EDA开发系统 场地 院管机房 耗材
教材 兰州石化学院编写《CPLD应用技术》贾达主编 项目综合能力目标 职业
能力 1.使学生熟悉:MAX PLUSⅡ、VHLD语言、CPLD技术及其应用。
2.使学生学会: EDA开发系统、MAX PLUSⅡ软件。
3.使学生掌握职业技能:
(1) 熟练掌握VHDL编程技能。
(2) 熟练掌握MAX PLUSⅡ的使用。
(3)CPLD系统配置与程序下载技能。 职业
素质 方法能力: 学会CPLD/FPGA设计典型数字系统的方法。
社会能力: 团结协作、相互交流、共同进步。 分解的子项目
编号 子项目名称 关键内容 学习目标 学时 1 MAX PLUSII的使用
原理图编辑 熟悉MAX PLUSII主要功能
简单数字电路的设计 学会MAX PLUSⅡ的使用
学会原理图编辑及仿真等技能。 6 2 计数器、译码器的编程 计数器、译码器等常用的数字电路的程序结构与编程技巧。 掌握常用的数字电路的VHDL编程技能。 6 3 直接数字合成(DDS) DDS的程序结构与编程技巧。 掌握DDS的VHDL编程技能。 6 4 PWM波形发生器 PWM波形发生器的程序结构与编程技巧。 掌握PWM的VHDL编程技能。 6 5 状态机的设计(1) 简单状态机的程序结构与编程技巧。 掌握简单状态机的VHDL编程技能。 6 6 状态机的设计(2) 复杂状态机的程序结构与编程技巧。 掌握复杂状态机的VHDL编程技能。 6 7 典型数字系统设计(1) 频率计的组成、技术指标。程序结构与编程技巧。 初步掌握典型数字系统设计的编程技能。 6 8 典型数字系统设计(2)。 频率计的设计的程序结构与编程技巧。 掌握典型数字系统设计的编程技能。 6 9 了解GW48 EDA开发系统的结构。 各种工作模式的机构及特点。 学会使用GW48 EDA开发系统。 6 10 下载芯片。 芯片选择及管脚定义。 掌握下载芯片技能。 6 实训项目流程 软件 硬件
实训项目
要求 相关知识 1、数字电子技术。
2、模拟电子技术。
3.计算机的基本操作。
4.CPLD/GPGA的基本知识。 职业技能 1、学会EDA开发系统和MAX PLUSⅡ的使用。
2、使用VHDL开发数字逻辑电路的技能。 考核评价 1、形式: 上机操作
2、考核点:
(1)原理图编辑。
(2)VHDL编程(文本编辑)。
(3)时序仿真及调试。
(4)下载芯片。
3、标准:熟练使用 MAX+PLUSSII 软件,掌握VHDL语言编程的技能。 与取证有关的要点 可编程逻辑器件的特点。
编写程序
否
否
是
MAX PLUSⅡ
下载
GW48 EDA开发系统
编译
程序调试、修改
正确?
元件选择
管脚定义
仿真
熟悉各种模式
编译
结束
正确?
是
原创力文档


文档评论(0)