- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
何时采用时钟,何时采用振荡器
何时采用时钟,何时采用振荡器
James Wilson,市场经理,芯科实验室 (Silicon Laboratories)
引言
时序解决方案有很多,其中包括晶体振荡器 (XO) 、电压控制晶体振荡器 (VCXO) 以及时钟。但对于组件
选择,却没有一劳永逸的策略。对于某个特定的应用,选择正确的装置依赖于诸多因素,包括时钟是否
必须与外部提供的参考时钟同步,处理器的系统架构和高速串行数据传输集成电路、以及终端应用的抖
动要求。在高性能应用中,低抖动和低相位噪声非常关键,因为它们对高速串行数据传输应用的位差错
率和模拟到数字数据转换器的信噪比有直接影响。
高性能应用的硬件设计,如网络、无线/射频传输、广播视频以及测试与测量等,变得越来越复杂。在
一件单一的硬件设计中,硬件设计师必须应对越来越多的标准、协议和规范的支持需要。以下几个例子
说明了这种趋势。最新的网络设备在设计时,不仅需要支持 SONET/SDH 和以太网,还要支持高清视频
传输。下一代的无线架构设备在设计上需要支持 WiMax 和 LTE (长期演进, Long-Term Evolution)。具
备图像捕获、编码、解码、处理及视频传输多种功能的广播视频设备必须支持 NTSC 和 PAL 两个标准,
以保证在世界范围内的兼容性。随着设备传统分类之间的界线越来越模糊,又出现了另外一个挑战。在
这些应用中,设计出最高效的时序结构对于最大程度地缩短设计时间和降低产品结构表 (BOM) 成本非常
关键。
异步时钟
最简单的时钟发生源为振荡器 (XO) ,振荡器为一个单一的组件生成一个单一的输出频率。如图 1 所示,
振荡器 (XO)经常用于异步应用中。每个振荡器各提供一个区域基准,以保持两个独立的时钟域。系统操
作要求振荡器 (XO)频率相近但不相同。这种结构是突发模式传输应用的理想之选。连续通讯需要位或包
填充和先入先出队列 (FIFO) 管理,以避免上溢/下溢的情况。视频处理设备和 10/100/1000BaseT 以太
网均为使用异步时钟的应用的例子。振荡器 (XO) 选择应基于终端应用的频率、抖动及稳定性要求。
串行解 串行解
串器 串器
f0 f1
XO XO
线卡 f0 ≠ f1 线卡
图 1. 异步时钟示例
版权所有 Silicon Laboratories
同步时钟
同步时钟通常用于需要连续通讯的应用中。网络延迟及延迟的可变性必须最小化。为了达到这个目标,
包括 SONET/SDH 、同步以太网 (SyncE) 、无线回程线路和视频传输在内的应用要求起始点和目的地以
同样的频率运行。在传输一侧,为高速串行解串器 (SerDes) 传输路径提供时序的时钟被锁定于高精度参
考时钟。主参考时钟和次级参考时钟均由一个中央时序源(例如 GPS )提供。一个锁相环 (PLL) 用于锁
定至该底板参考时钟,减弱时钟信号抖动以去除不需要的噪声,为物理层 (PHY) 提供低抖动输出时钟。
在接收一侧,一个时钟和资料恢复 (CDR) 单元用于恢复系统时钟。该资料恢复 (CDR) 根据应用的不同,
可以是一个外部组件,也可以集成于物理层 (PHY) 中。一个振荡器 (XO) 可用于将资料恢复 (CDR) 集
中,以提供快速的获取与锁定。恢复的时钟穿过另一个锁相环 (PLL),将时钟频率分割成较低的频率。
区域时序可与该时钟同步,也可与另一个已与中央时序源同步的区域时钟同步。与时序源同步可确保网
络中所有节点的时钟同步。根据系统要求的不同,本应用中使用的锁相环 (PLL) 可能需要一个低回路带
宽,以过滤来自时钟信号的不需要的抖动。
协议层/ 协议层/
处理器 物
原创力文档


文档评论(0)