JK触发器实现197,194,及有限状态机实验报告.docxVIP

JK触发器实现197,194,及有限状态机实验报告.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
JK触发器实现197,194,及有限状态机实验报告

JK触发器实现197,194,及有限状态机实验报告 一、实验目的 1.熟悉JK触发器的工作原理 2.熟悉有限状态机的工作原理 二、实验仪器及器件 1.器件74LS48, 74LS73,,CLOCK,MPX2-CC-BULE,及相关逻辑门 三、实验预习 1. 复习有关译码显示原理。 2.预习JK触发器和有限状态机的原理 四、实验原理 1.JK触发器 JK触发器的逻辑符号如图 JK触发器的逻辑符号 从特征可以知道JK触发器是功能最齐全的,具有置0、置1、保持和翻转四个功能,其特征方程为: JK触发器的特征表: J K Qn Qn+1 功能 0 0 0 0 0 1 0 1 Qn+1=Qn 保持 0 1 0 0 1 1 0 0 Qn+1=0 置0 1 0 0 1 0 1 1 1 Qn+1=1 置1 1 1 0 1 1 1 1 0 Qn+1 翻转 2.有限状态机 有限状态自动机 (FSM:Finite State Machine),简称状态机,是表示有限多个状态以及在这些状态之间转移和动作的数学模型。状态存储关于过去的信息,它反映从系统开始到现在时刻输入的变化;转移指示状态变更,用必须满足来确使转移发生的条件来描述它;动作是在给定时刻要进行的活动描述。有多种类型的动作: u? 进入动作(entry action):在进入状态时进行; u? 退出动作:在退出状态时进行; u? 输入动作:依赖于当前状态和输入条件进行; u? 转移动作:在特定转移时进行。 电路特点: 3.74LS194 图中74LS194为移位寄存器。它具有左移、右移,并行送数、保持及清除等五项功能。其引脚图如图(六)所示。 其中Cr为清除端,CP为时钟输入端,S0、S1为状态控制端,DSR为右移数据串行输入端,DSL为左移数据输入端,D0、D1、D2、D3位并行数据输入端,QA、QB、QC、QD为数据输出端。其功能表如表(二)所示。 节拍发生器工作开始时,必须首先进行清零。当Cr负脉冲过后QA、QB、QC、QD全为零。JK触发器Q=1,因而S1=S0=1,实现并行送数.当第一个脉冲的上升沿到达后,置入0111,CP下降沿到达后Q=0,即S1=0,S0=1,实现右移功能。在CP作用下输出依次为1011,1101,1110,第四个CP下降沿到达后又使Q=1,实现第二个循环。 五、实验内容 1.利用JK触发器,设计具备完整功能74LS197的模块电路 2.设计测试系统,能够比较74LS197芯片与自行设计的模块电路具备完全相同的功能 3.利用JK触发器,设计具备完整功能74LS194的模块电路 4.设计测试系统,能够比较74LS194芯片与自行设计的模块电路具备完全相同的功能 5.按下列状态转换图设计同步状态机。D0=0时4状态循环,D0=1时6状态循环。 器件:74LS73X3 任意数量基础逻辑门及选择器 (1)设计并安装电路。 (2)静态检查并记录之。 (3)用一位数码管显示目前状态的数字。 六,实验设计及结果 1.利用JK触发器,设计具备完整功能74LS197的模块电路 2.设计测试系统,能够比较74LS197芯片与自行设计的模块电路具备完全相同的功能 因为JK触发器是上升沿触发,所以当JK都为1的时候,Qn+1=~Qn,进行翻转,此时输出的Q的频率减半。故四个JK触发器级联即可。 实验结果: 实验电路: 其中按键为清零端。 3.利用JK触发器,设计具备完整功能74LS194的模块电路 4.设计测试系统,能够比较74LS194芯片与自行设计的模块电路具备完全相同的功能 这一道题相对复杂一点,首先要理解194的工作原理。194根据S1,S0的不同,而实现不同的功能,当S1,S0为11时送数,00时保持,01右移,10左移。故而我们要选择2个153实现四个4选1。而在左移和右移时最边缘端要置一,其他位错位接就行。 实验电路: 送数用按键实现。 5.按下列状态转换图设计同步状态机。D0=0时4状态循环,D0=1时6状态循环。 器件:74LS73X3 任意数量基础逻辑门及选择器 (1)设计并安装电路。 (2)静态检查并记录之。 (3)用一位数码管显示目前状态的数字。 首先要根据状态转移图,写出状态转移方程,真值表如下: D Q2n Q1n Q0n Q2n+1 Q1n+1 Q0n+1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 1 0 1 1 0 0 0 1 1 0 1 0 0 1 0 0 1 0 1 0 1 0 1 0 0 0 0 1 1 0 1 1 1 0 1 1 1 1 0 1 1 0 0 0 0 1 1 1 0 0 1 1 0 0 1 0

文档评论(0)

jiayou10 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档