基于TigerSHARC的高速并行系统设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TigerSHARC的高速并行系统设计.pdf

i 基于TgerSHARC的高速并行系统设计 曹小秋赵亮 吴强 杨涛 (北京工业大学电子信息与控制工程学院,北京100022) 摘要:本文介绍了一种基于AD公司TigerSHARC芯片的信号处理系统。该系统是为实现基于软件无线电概念的无线电频谱监 测接收机的DSP模块而设计的。基于该硬件系统,易于完成高性能并行数字信号处理工作。文中给出了系统的设计框图,并 讨论了各部分的设计要点。 关键词:DSPTigerSHARCFPGA系统设计 of on Parallel Based DesignHigh-Speed TigerSHARC SignalProcessingSystem Cao Zhao Wu Tao Xiaoqiu Liang QiangYang ofElectronicandControl (College University 100022) EngineeringofBeijing ofTechnology,Beijing Abstract:Inthis kind is isbased011the ofAD paper,aofdigitalsignalprocessingsystemintroduced,whichTigerSHARCprocessor Inc.This is fortheDSP whichbasedOnthesoftwareradio system modelofwireless receiveris conception.This designed monitoring canachievethe theflowchartofthe and with shows system parallelsignalprocessinghighperformance.Thepaper systemexplicitly illustratesthemain ofeach point part, Keywords:DSP;TigerSHARC;FPGA;systemdesign. 1.2TigerSHARC芯片 1引言 点处理器。它的动态范围达到1536db,精度非常高。 1.1课题背景 它的内核工作主频最快可运行到300MHz,外围i/o 近几年来,软件无线电取得了长足的进展,引 访问速度达IOOMHz。外总线加上4个链路口使带宽 起了包括军事通信、个人移动通信、微电子以及计 能达到1.8GB的吞吐量。它内部拥有6M高速SRNd 算机等电子领域的巨大关注和广泛兴趣。其原因在 存储器,内部采取超级哈佛结构,多条地址、数据 于它突破了传统无线电台功能单一、可扩展性差的 总线相互分开。它还是第一款使用“静态超标量” 局限性,强

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档