第5章_Quartus_II应用初步探究.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章  Quartus II应用初步 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.1 基本设计流程 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.2 引脚设置与硬件验证 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.3 嵌入式逻辑分析仪使用方法 5.4 编辑SignalTap II的触发信号 5.4 编辑SignalTap II的触发信号 5.4 编辑SignalTap II的触发信号 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 5.5 原理图输入设计方法 习 题 习 题 习 题 习 题 习 题 习 题 习 题 习 题 习 题 习 题 习 题 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 4. 顶层电路设计 5.5.2 应用宏模块的多层次原理图设计 4. 顶层电路设计 5.5.3 74系列宏模块逻辑功能真值表查询 5-1 归纳利用Quartus II进行Verilog文本输入设计的流程:从文件输入一直到SignalTapII测试。 5-2 由图5-35和图5-36,详细说明工程CNT10的硬件工作情况。 5-3 如何为设计中的SignalTap II加入独立采样时钟?试给出完整的程序和对它的实测结果。 5-4 参考Quartus?II的Help,详细说明Assignments菜单中Settings对话框的功能。 (1) 说明其中的Timing Requirements Qptions的功能、使用方法和检测途径。 (2) 说明其中的Compilation Process的功能和使用方法。 (3) 说明Analysis Synthesis Setting的功能和使用方法,以及其中的Synthesis Netlist Optimization的功能和使用方法。 (4) 说明Fitter Settings中的Design Assistant和Simulator功能,举例说明它们的使用方法。 5-5 概述Assignments(分配)菜单中Assignment Editor的功能,举例说明。 5-6 用74148和与非门实现8421BCD优先编码器,用三片74139组成一个5-24译码器。 解:用一片74LS148和与非门实现8421BCD优先编码器 8:3优先编码器 共使用3片74139作6个2-4译码 5-7 用74283加法器和逻辑门设计实现一位8421BCD码加法器电路,输入输出均是BCD码,CI为低位的进位信号,CO为高位的进位信号,输入为两个1位十进制数A,输出用S表示。 解:如果二进制的和大于9,需要再加上6来补成BCD码 5-8 用原理图输入方式设计一个7人表决电路,参加表决者7人,同意为1,不同意为0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档