EMC设计讲座(含试验)材料.ppt

  1. 1、本文档共114页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
印制板接地(续〕 其次,接地电流流经接地线时,会产主传输线效应和天线效应。当线条长度为1/4波长时,可以表现出很高的阻抗,接地线实际上是开路的,接地线反而成为向外辐射的夭线。 最后,接地板上充满高频电流和干扰场形成的涡流,因此,在接地点之间构成许多回路,这些回路的直径(或接地点间距)应小于最高频率波长的1/20。 印制电路板的布线 ·专用零伏线和VCC的走线宽度应≥1mm。 ·要为模拟电路专门提供一根零伏线。 ·单面或双面板的电源线和地线应尽可能靠近,最好的方法是电源线布在印制板的一面,而地线布在印制板的另一面,上下重合,这会使电源的阻抗为最低。另外,整块印制板上的电源和地线要呈“井”字分布,以便使布线的电流达到均衡。 ·印制线路设计中还要特别注意电流流过电路中的导线环路尺寸,因为这些回路就相当于正在工作中的小天线,随时随地向空间进行辐射。特别是要注意时钟部分的走线,因为这部分是整个电路中工作频率最高的。 印制电路板的布线(续〕 信号走线(特别是高频信号)要尽量短,因为它们是典型的发射天线; 晶振要尽量靠近IC,且布线要较粗; 晶振外壳接地; PCB板上的线宽不要突变,导线不要突然拐角。 为了减少平行走线时的串扰,必要时可增加印刷线条间的距离;或在走线之间有意识地安插一根零伏线,作为线条之间的隔离; IC的电源管脚要加旁路电容(一般为104)到地。 如有可能,在PCB板的接口处加RC低通滤波器或EMI抑制元件(如磁珠、信号滤波器等),以消除连接线的干扰;但是要注意不要影响有用信号的传输; PCB板的信号接口要尽可能多地分配一些零伏线的连接脚,并均匀地将信号线分开。 旁路电容和退耦电容 加电容器来满足数字电路工作时要求的电源平稳和洁净度。 电路中的电容可分为退耦电容、旁路电容和容纳电容三类。 退耦电容用来滤除高频器件在电源板上引起的辐射电流,为器件提供一个局域化的直流,还能减低印制电路中的电流冲击的峰值。 旁路电容能消除高频辐射噪声。噪声能限制电路的带宽,产生共模干扰。 平滑或容纳电容是用来解决开关器件工作时电源电压会产生突降的问题。 电容器的自谐振频率 应该选择谐振频率高的电容器。典型的陶瓷电容器的引线大约有6mm长,会引入15nH的电感,这种类型的电容器对应的自谐振频率列在下表中。 电容器的电容值(uF) 1 0.1 0.01 0.001 电容器的自谐振频率(MHz) 2.5 5 15 50 电源板和接地板之间构成的平板电容器也有自谐振频率,这一谐振频率如果与时钟频率如果与时钟频率谐振,就会使整个印制板成为一个电磁辐射器。这一谐振频率可以达到200MHz~400MHz,采用20-H原则还可以使这个谐振频率提高2-3倍。 采用一个大容量的电容器与一个下容量的电容器并联的方法可以有效地改善自谐振频率特性,当大容量的电容器达到谐振点时,大电容的阻抗开始随频率增加而变大;小容量的电容器尚未达到谐振点,仍然随频率增加而变小并将对旁路电流起主导作用。 时钟电路之EMC设计 阻抗控制:计算各种由印制板线条构成的微带线和微带波导的波阻抗、相移常数、衰减常数等等。许多设计手册都可以查到一些典型结构的波阻抗和衰减常数。特殊结构的微带线和微带波导的参数需要用计算电磁学的方法求解。 传输延迟和阻抗匹配:由印制线条的相移常数计算时钟脉冲受到的延迟,当延迟达到一定数值时,就要进行阻抗匹配以免发生终端反射使时钟信号抖动或发生过冲。阻抗匹配方法有串联电阻、并联电阻、戴维南网络、RC 网络、二极管阵等。 印制线条上接入较多容性负载的影响:接在印制线条上的容性负载对线条的波阻抗有较大的影响。特别是对总线结构的电路容性负载的影响往往是要考虑的关键因素。 时钟电路电磁兼容设计技巧 首先要进行恰当的布线,布线层应安排与整块金属平面相邻。这样的安排是为了产生通量对消作用。 其次,时钟电路和高频电路是主要的干扰和辐射源一定要单独安排、远离敏感电路。 选择恰当的器件是设计成功的重要因素,特别在选择逻辑器件时,尽量选上升时间比五纳秒长的器件,决不要选比电路要求时序快的逻辑器件。 时钟输出布线时不要采用向多个部件直接串行地连接〔称为菊花式连接〕;而应该经缓存器分别向其它多个部件直接提供时钟信号。 层间跳线应当最小 时钟布线经连接器输出时,连接器上的插针要在时钟线插针周围布满接地插针 逻辑电路的使用 凡是能不用高速逻辑电路的地方就不要用高速逻辑电路。 注意在IC近端的电源和地之间加旁路去耦电容(一般为104)。 注意长线传输过程中的波形畸变。 线间的电磁耦合 对于磁场耦合来说,两电路间的耦合情况与干扰信号的频率、线路上流动的电流、线路间的距离、线路的离地高度、耦合路径的长度以及屏蔽层的接地方式有关。 对电容耦合来说,电路间的耦合情况同样也与干扰信号的频率、

文档评论(0)

希望之星 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档