- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字集成电路设计_笔记归纳讲述
第三章、器件
一、超深亚微米工艺条件下MOS管主要二阶效应:
1、速度饱和效应:主要出现在短沟道NMOS管,PMOS速度饱和效应不显著。主要原因是太大。在沟道电场强度不高时载流子速度正比于电场强度(),即载流子迁移率是常数。但在电场强度很高时载流子的速度将由于散射效应而趋于饱和,不再随电场强度的增加而线性增加。此时近似表达式为:(),(),出现饱和速度时的漏源电压是一个常数。线性区的电流公式不变,但一旦达到,电流即可饱和,此时与成线性关系(不再是低压时的平方关系)。
2、Latch-up效应:由于单阱工艺的NPNP结构,可能会出现VDD到VSS的短路大电流。
正反馈机制:PNP微正向导通,射集电流反馈入NPN的基极,电流放大后又反馈到PNP的基极,再次放大加剧导通。
克服的方法:1、减少阱/衬底的寄生电阻,从而减少馈入基极的电流,于是削弱了正反馈。
2、保护环。
3、短沟道效应:在沟道较长时,沟道耗尽区主要来自MOS场效应,而当沟道较短时,漏衬结(反偏)、源衬结的耗尽区将不可忽略,即栅下的一部分区域已被耗尽,只需要一个较小的阈值电压就足以引起强反型。所以短沟时VT随L的减小而减小。
此外,提高漏源电压可以得到类似的效应,短沟时VT随VDS增加而减小,因为这增加了反偏漏衬结耗尽区的宽度。这一效应被称为漏端感应源端势垒降低。
4、漏端感应源端势垒降低(DIBL):
VDS增加会使源端势垒下降,沟道长度缩短会使源端势垒下降。VDS很大时反偏漏衬结击穿,漏源穿通,将不受栅压控制。
5、亚阈值效应(弱反型导通):当电压低于阈值电压时MOS管已部分导通。不存在导电沟道时源(n+)体(p)漏(n+)三端实际上形成了一个寄生的双极性晶体管。一般希望该效应越小越好,尤其在依靠电荷在电容上存储的动态电路,因为其工作会受亚阈值漏电的严重影响。
绝缘体上硅(SOI)
6、沟长调制:长沟器件:沟道夹断饱和;短沟器件:载流子速度饱和。
7、热载流子效应:由于器件发展过程中,电压降低的幅度不及器件尺寸,导致电场强度提高,使得电子速度增加。漏端强电场一方面引起高能热电子与晶格碰撞产生电子空穴对,从而形成衬底电流,另一方面使电子隧穿到栅氧中,形成栅电流并改变阈值电压。
影响:1、使器件参数变差,引起长期的可靠性问题,可能导致器件失效。2、衬底电流会引入噪声、Latch-up、和动态节点漏电。
解决:LDD(轻掺杂漏):在漏源区和沟道间加一段电阻率较高的轻掺杂n-区。缺点是使器件跨导和IDS减小。
8、体效应:衬底偏置体效应、衬底电流感应体效应(衬底电流在衬底电阻上的压降造成衬偏电压)。
二、MOSFET器件模型
1、目的、意义:减少设计时间和制造成本。
2、要求:精确;有物理基础;可扩展性,能预测不同尺寸器件性能;高效率性,减少迭代次数和模拟时间
3、结构电阻:沟道等效电阻、寄生电阻
4、结构电容:
三、特征尺寸缩小
目的:1、尺寸更小;2、速度更快;3、功耗更低;4、成本更低、
方式:
1、恒场律(全比例缩小),理想模型,尺寸和电压按统一比例缩小。
优点:提高了集成密度
未改善:功率密度。
问题:1、电流密度增加;2、VTH小使得抗干扰能力差;3、电源电压标准改变带来不便;4、漏源耗尽层宽度不按比例缩小。
2、恒压律,目前最普遍,仅尺寸缩小,电压保持不变。
优点:1、电源电压不变;2、提高了集成密度
问题:1、电流密度、功率密度极大增加;2、功耗增加;3、沟道电场增加,将产生热载流子效应、速度饱和效应等负面效应;4、衬底浓度的增加使PN结寄生电容增加,速度下降。
3、一般化缩小,对今天最实用,尺寸和电压按不同比例缩小。
限制因素:长期使用的可靠性、载流子的极限速度、功耗。
第四章、导线及互连
一、确定并量化互连参数
1、互连寄生参数(寄生R、L、C)对电路特性的影响主要表现在三个方面:性能下降,传播延时增加;功耗增加,影响能耗和功率的分布;引起额外的噪声来源,影响电路可靠性。
2、寄生参数简化条件(寄生电阻、寄生电感、寄生电容(对地电容,线间电容)):
若导线电阻大,可以不考虑电感,只考虑电阻电容;
若导线电阻小且短,可以只考虑电容;
若导线电阻小且长,则需考虑电感电容;
若导线平均间距很大,可以不考虑线间电容。
3、互连电阻:
:纵向参数t、由工艺决定,横向参数l、w由版图决定。互连电阻越小,允许通过互连线的电流越大,互连延迟越小。
薄层电阻与版图尺寸无关,则=(n为薄层电阻方块数):
接触电阻:互连与硅及多晶之间的接触(有源接触孔)、不同互连层之间的接触(通孔)
减低接触电阻的途径:增大接触孔(效果不明显);增多接触孔;信号线尽量保持在同一层。
0.25umCMOS工艺接触电阻典型值:有源接触孔5~2
您可能关注的文档
最近下载
- 基于51单片机的智能台灯设计.doc
- 幼儿园课件:小老鼠和泡泡糖最终.pptx
- 2024最新国开《个人理财》形考题库.docx VIP
- 国家开放大学学前教育专业+毕业作业(幼儿园教学活动设计与指导)9.doc
- 第18课 从九一八事变到西安事变(课件).pptx VIP
- 酒店装配式装修技术规程.pdf VIP
- 2023年中国汉字听写大赛全部试题库及答案.pdf VIP
- 2024中国铁路成都局集团限公司招聘高校毕业生998人高频考题难、易错点模拟试题(共500题)附带答案详解.docx
- 人文英语3--An-absence-excuse-letter完整版.docx
- 神经工程学(天津大学)大学MOOC慕课 客观题答案.docx
文档评论(0)