- 1、本文档共31页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
CPU核心器件解读
计算机组成原理
课程设计报告
设计题目: CPU核心器件
姓 名:
学 号:
专业班级:
系所中心:
指导老师:
起讫时间:
设计地点:
摘 要
运用Proteus软电路仿真件进行仿真实验,了解译码器、编码器、比较器、数据选择器、三态缓、冲器、触发器、寄存器等的作用和构造方法,了解组合逻辑电路和时序逻辑电路,了解时序发生器和启停电路,了解CPU内部的程序计数器、程序状态字、地址寄存器、数据缓冲寄存器、指令寄存器、指令译码器、累加器等核心器件的作用和构造方法
【关键词】 Proteus ;CPU ;核心器件 目 录摘 要 2
第一章 课程设计 1
1.1 目的 1
1.2 设备与器材 1
第二章 设计内容和方案 3
2.1 设计内容 3
2.2 设计方案 2
第章 4
第章 10
4.1 基本接线图 10
4.2 遇到的问题及解决 16
4.3 需要讨论的其它问题 16
第章 17
5.1 验证步骤及结果 6
第章 20
第七章 参考文献 21
第一章 课程设计
1.1 目的
进一步了解Proteus软件的基本用法
了解译码器、编码器、比较器、数据选择器、三态缓冲器、触发器、寄存器等的作用和构造方法
了解组合逻辑电路和时序逻辑电路
了解时序发生器和启停电路
了解CPU内部的程序计数器、程序状态字、地址寄存器、数据缓冲寄存器、指令寄存器、指令译码器、累加器等核心器件的作用和构造方法
1.2 设备与器材
设备: PC机 、Proteus 7.10软件。
器材:三八译码器74LS138
带优先权的数据编码器74LS148
发光条带:LED-BARGRAPH
示波器:OSCILLOSCOPE
数字时钟信号源:DCLOCK
四位D型触发器:74LS175
D型触发器:74LS74
双输入端与门:AND_2
双输入端与非门:NAND_2
非门:NOT
四输入端与非门:NAND_4
逻辑状态端子,发光二极管,七段数码管等
第二章 设计内容和方案
2.1 设计内容。
实验部分:实现前述CPU的核心器件
实现基本时序电路和启停逻辑电路
2.2 设计方案
利用Proteus软件搭建电路,模仿老师的项目案例完成电路图的设计,完善电路图,增加一些自己的认为可行的修改,并验证修改的可行性,利用构建的电路图结合课本上的理论知识完成电路搭建。
第三章 课程设计相关原理简述
3:8译码器74LS138功能演示
74LS138工作原理:
①当一个选通端(E1)为高电平,另两个选通端((/E2))和(/E3))为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:A2A1A0=110时,则Y6输出端输出低电平信号。②利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。
③若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。
④可用在8086的译码电路中,扩展内存。
输入输出 STA /STB /STC A2 A1 A0 /Y0 /Y1 /Y2 /Y3 /Y4 /Y5 /Y6 /Y7 × H × × × × H H H H H H H H × × H × × × H H H H H H H H L × × × × × H H H H H H H H H L L L L L L H H H H H H H H L L L L H H L H H H H H H H L L L H L H H L H H H H H H L L L H H H H H L H H H H H L L H L L H H H H L H H H H L L H L H H H H H H L H H H L L H H L H H H H H
文档评论(0)