- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验十进制计数器设计与仿真
电子科技大学 电子工程 学院
标 准 实 验 报 告
(实验)课程名称 数字系统EDA技术
十进制计数器设计与仿真
姓名:陈昌东
学号:2012029030012
实验一 十进制计数器设计与仿真
一、预习内容
1. 结合教材中的介绍熟悉QuartusⅡ、ModelSim软件的使用及设计流程;
2. 十进制计数器设计原理。
二、实验目的
1. 掌握VHDL设计方法;
2. 熟悉QuartusⅡ、ModelSim软件的使用及设计流程;
3. 掌握十进制计数器的设计。
三、实验器材
PC机一台、配套EDA开发工具QuartusⅡ、ModelSim
四、实验要求
1、用VHDL设计一个十进制计数器;
2、用VHDL设计十进制计数器的测试平台;
3、用Quartus II完成十进制计数器的综合实现;
4、用ModelSim完成十进制计数器的时序仿真。
五、实验原理与内容
1、原理:
计数器是数字系统中的基本逻辑器件。计数器分为同步计数器和异步计数器。
同步计数器指在时钟脉冲(计数脉冲)的控制下,构成计数器的各触发器状态同时发生变化的计数器,即计数器内部各触发器的时钟信号是统一的时钟信号。同步计数器具有工作稳定可靠、工作频率高的优点,但消耗硬件资源较多。
异步计数器又称为行波计数器,它的低位计数器的输出作为高位计数器的时钟信号。异步计数器采用行波计数,使计数延迟增加,计数器工作频率较低,但具有消耗资源较少的优点。
计数器的清零信号分为同步清零和异步清零。同步清零由时钟的边沿信号控制产生清零操作,异步清零操作与时钟信号无关。
十进制计数器的计数范围为0~9循环变化,输入信号包括:时钟信号、复位信号;输出信号包括:4位宽的计数结果、进位位。
六、VHDL源程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
-------------------------------------------------------------
entity count is
port(clk:in std_logic;
en:in std_logic;
reset:in std_logic;
cnt :out std_logic_vector(3 downto 0));
end count;
------------------------------------------------------
architecture bev of count is
signal one : std_logic_vector(3 downto 0);
---------------------------------------------------------
begin
process(clk, reset, en)
begin
if(reset = 1)then
one=0000;
elsif en = 1 then
if clkevent and clk = 1 then
if(one=1001)then
one=0000;
else
one=one+1;
end if;
end if;
end if;
end process;
cnt=one;
end;
编译综合:
七、Test bench 程序:
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY count_vhd_tst IS
END count_vhd_tst;
ARCHITECTURE count_arch OF count_vhd_tst IS
constant clk_cycle:time:=50 ns;
-- constants
-- signals
SIGNAL clk : STD_LOGIC;
SIGNAL cnt : STD_LOGIC_VECTOR(3 DOWNTO 0);
SIGNAL en : STD_LOGIC:=1;
SIGNAL reset : STD_LOGIC:=0;
COMPONENT count
PORT (
clk : IN STD_LOGIC;
cnt :
您可能关注的文档
- 安徽理工大学电路理论试题库.doc
- 安徽省合肥中高下学期期中考试英语试题.doc
- 安徽省普通高中学业水平测试科学基础(化学)真题(WORD附答案).doc
- 安徽省考每日练月日题目.doc
- 安徽省铜都双语学校数学下册立方根导学案.doc
- 安徽省肥东县众兴中学届英语上学期次月考试题.doc
- 安徽省课程改革实验区凤阳中学中考化学学业考试模拟.doc
- 安徽省校高联考理科数学试题.doc
- 安徽省合肥市高次教学质量检测——理科综合.doc
- 安徽省高考数学概率与统计讲计数原理项式定理理.doc
- 2024年学校党总支巡察整改专题民主生活会个人对照检查材料3.docx
- 2025年民主生活会个人对照检查发言材料(四个带头).docx
- 县委常委班子2025年专题生活会带头严守政治纪律和政治规矩,维护党的团结统一等“四个带头方面”对照检查材料四个带头:.docx
- 巡察整改专题民主生活会个人对照检查材料5.docx
- 2024年度围绕带头增强党性、严守纪律、砥砺作风方面等“四个方面”自我对照(问题、措施)7.docx
- 2025年度民主生活会领导班子对照检查材料(“四个带头”).docx
- 国企党委书记2025年度民主生活会个人对照检查材料(五个带头).docx
- 带头严守政治纪律和政治规矩,维护党的团结统一等(四个方面)存在的问题整改发言提纲.docx
- 党委书记党组书记2025年带头增强党性、严守纪律、砥砺作风方面等“四个带头”个人对照检查发言材料.docx
- 2025年巡视巡察专题民主生活会对照检查材料.docx
文档评论(0)