电子设计报告组.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子设计报告组

数码管电子钟设计与实现 摘要:利用555定时器产生一个频率[1],通过十进制计数器分频得到1Hz频率信号[2],此信号即为秒信号;用两个十进制计数器组成六十进制计数器对秒信号计数即可得到秒十位与秒个位,同理把用两个十进制计数器组成六十进制计数器对秒的进位进行计数,即可以得到分十位和分个位,用同样的方法得到二十四进制的时十位和时个位;由于计数器得到的是一串二进制代码,通过72LS48译码器对上述代码进行译码,转换成数字信号输入到共阴极显示器上,从而完成数字钟的时间读取功能。用一个基本触发器分别对秒与分的进位进行整合实现对分与时的校核。当时间达到整点时,计数器输出高电平驱动喇叭发出整点报时声音。 关键字:电子钟 555定时器 十进制计数器 译码器 显示器 一:任务 设计并制作一台数字显示的电子钟。 二:要求 基本要求 在6位数码管上以24小时计时方式显示时、分、秒; 可以整点提醒; 可用按键进行时、分、秒的调整; 在5分钟计时过程中,误差不大于1秒。 2、发挥部分 可设定闹钟及闹铃类型; 具有秒表功能; 用户设定的内容掉电后不丢失; 其它。 三:总体设计方案 题目要求设计一个数码电子钟,实现显示时、分、秒、整点提醒、时分秒调整、计时误差小。设计分晶振分频、进制转换、译码三大部分。分频器采用四个是进制计数器进行转换,进制转换采用十进制对六十进制和二十四进制的转换,译码采用74LS175集成芯片直接进行译码,此电路经十进制计数器分频成1HZ进入进制转换,经过60进制转化成秒输入译码器显示秒,再经过一个六十进制进入译码器显示分,然后再经过二十四进制输入译码器显示秒。 数字钟总体布局图 四、单元硬件设计 (1)、多谐振荡计的设计 由555定时器构成的多谐振荡计如下图 接通电源后,电容C被充电,当Vc上升到2/3Vcc时触发器被复位,同时放电BJTT导通,此时Vo为低电平,电容C通过R2和T放电,是Vc下降。荡Vc下降到1/3Vcc时,触发器又被置位,Vo翻转为高电平。电容器C放电。 当C放电结束时,T截止,Vcc将通过R1、R2向电容器C放电,Vc由1/3Vcc上升到2/3Vcc。 当Vc上升到2/3Vcc时,触发器又发生翻转,如此周而复始,在输出端得到一个周期性的方波,其频率通过计算得出。 555内部的比较器灵敏度高,而采用差分电路形式,它的振荡频率受电源电压和温度变化很小。 (2)、分频计的设计 由于设计的555震荡计产生的是100Hz的多谐振荡计,再通过100进制即是四个是进制串联组成进行分频得到一个Hz的脉冲。 (3)、计数器的设计[3] 来自分频器的秒脉冲经过六级计数器,分别得到 “秒”个位,十位;“分”个位,十位及“时”个位,十位的计时。分和秒都是六十进制,时计数器为二十四进制。六十进制计数器可由一个六进制连接起来构成,六进制我们有十进制的两个输出的与门连接到十进制的CR端构成,CR端输入使六进制输出置零。 小时技术电路有两块十进制74LS192构成,有两个十进制的输出端进入与门电路后输出分别接到两个十进制的输入端,实现计数器复零,完成二十四进制转换。 (4)、译码和显示电路设计 一码事把给定的代码进行翻译,变成相应的状态。显示器有:共阳极合共阴极两种,我们采用共阴极74LS47型号的译码器来完成显示电路。 (5)、校时电路设计[3] 当时间读数发生错误时,可用时间校准电路进行校正,对分的计数,在正常运行时,校准按钮K1不动,双稳态触发器的输出为Q1=1,Q非=0,二选一电路选通分脉冲进入分计数器,显示正确的时间;当分的读数发生错误时,按下按钮K1,将双稳态触发器的输出制成Q1=0,Q1非等于1,二选一电路选通秒脉冲进入分计数器,将错误的时间以较快的速度校正过来。 (6)、整点报时电路的设计[2] 的我们设计整点报时电路是仿照广播台整点报时动能设计的。每当数字钟快要整点时发出声响,通常按照4低音、1高音的顺序发出间断声响,以最后一声高音的时刻为整点时刻,高音鸣叫信号发生在59分59秒,这时刚好分与秒都有进位脉冲,我们将其取出控制电路鸣叫发声,电路图如下 整体电路图如下图所示: 五、总结 首先非常感谢学校能给我们这次机会,感谢各位老师的辛勤指导和帮助,我们在这次实验中遇到了很多问题,十进制与六十进制的转换,十进制与二十四进制的转换,555定时器构成的振荡电路输出频率的不稳定,经过分频得不到1Hz的稳定信号,校时电路中出现的提前进位,译码器的管脚连接,经过思考和实践和老师的指导下,我们实现了十进制

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档