- 1、本文档共46页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
讲编码器与译码器
译 码 器 A3 A2 A1 A0 A3-A0: 输入数据 要设计的七段数码管显示译码器 七段数码管显示译码器 a b c d e f g a b c d e f g a b c d f g a b c d e f g 1 1 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 1 0 1 e 七段显示器件的工作原理: 1 1 1 1 0 0 1 1 1 1 0 0 0 0 0 1 1 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 字型 A3A2A1A0 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 七段显示译码器的集成电路74LS48 74LS48 (T339) GND Vcc 电源+5V 地 A3 A2 A1 A0 Ya Yb Yd Yf Ye Yg Yc LT IB IBR IB 为0时,使Ya--Yg=0,全灭。 IBR 为0且A3~A0=0时,使Ya-Yg=0,全灭。 控制端 控制端 输入数据 输出 为0时,使Ya--Yg=1,亮“8”,说明工作正常。 LT :测试端 LT IB :灭灯端(输入) IBR :灭零输入端 :灭零输出端 YBR 控制端功能 74LS48 (T339) GND Vcc 电源+5V 地 A3 A2 A1 A0 Ya Yb Yd Yf Ye Yg Yc LT IBR IB/ YBR YBR ,当IBR=0且A3~A0=0时,YBR=0;否则YBR=1 实现多位数显示时的“无效0消隐”功能的例子: 全灭 全灭 全灭 0000 0 0000 0 0 1 0000 七段显示译码器74LS48与数码管的连接 +5V a b c d e f g 74LS48 (T339) GND Vcc 电源+5V A3 A2 A1 A0 Ya Yb Yd Yf Ye Yg Yc LT IB IBR 输入信号 此三控制端不用时,通过电阻接高电平。 BCD码 7.2.4 中规模译码器的应用 由于译码器输出的2n个最小项,而任一逻辑函数总能表示成最小项之和的形式,因此,辅以适当的SSI门,即可以实现任何组合逻辑函数。 中规模组件都是为了实现专门的逻辑功能而设计,但是通过适当的连接,可以实现一般的逻辑功能。 用中规模组件设计逻辑电路,可以减少连线、提高可靠性。 1. 74LS138译码器的功能扩展 ~ 3线–8线译码器的 ~ 含三变量函数的全部最小项。 Y0 Y7 基于这一点用该器件能够方便地实现三变量或两变量逻辑函数。 用74LS138译码器实现逻辑函数 . . . 当控制端如图接法时 2. 用译码器实现逻辑函数 逻辑函数F=AB+BC+AC 的最小项为: C B “1” A 74LS138 F 例: 利用74LS138实现逻辑函数F=AB+BC+AC 解: F=AB+BC+AC =ABC+ABC+ABC +ABC +ABC +ABC =m1+m2+m3+m4+m5+m6 构成的逻辑电路图 例2、试用74LS138设计一位全加器 解 1、列出真值表如下: 3、画出用二进制译码器和与非门实现这些函数的接线图。 2、写出函数的标准与或表达式,并变换为与非-与非形式。 1 2 3 Ci-1 Bi Ai B A Y1 Y0 D Y3 Y2 7.2.5 数据分配器 数据分配器是将一个数据源来的数据根据需要送到多个不同的通道上去的逻辑电路。 它将一个输入D分时地送到多路输出上去。具体选择哪一路输出由一组选择变量确定。它有一根输入线,n根选择线,2n根输出线。 四路分配器 Y1 Y0 Y3 Y2 D B A B Y1 A Y0 Y2 Y3 D 1 1 AB Y0Y1Y2Y3 00 D 0 0 0 01 0 D 0 0 10 0 0 D 0 11 0 0 0 D 第7讲 结 束 第7讲 编码器与译码器 7-1 编码器 7-2 译码器 7-1 编码器 编码:把二进制码按一定的规律编排,使每级代码具有一特定的含义(代表某个数或控制信号)称谓编码。 如:8421BCD码中用1000表示数字8 如:ASCII码中用100 0001表示
文档评论(0)