- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
现代数字系统的设计电子的设计竞赛培训
现代数字系统设计技术;◆ 数字集成电路、数字系统、EDA;第一节
数字集成电路、数字系统、EDA;标准通用器件 ( SSI/MSI )
微处理器(CPU)、单片机(MCU)等软件组态器件,外围器件(LSI,VLSI)等
; ◆ 可编程逻辑器件
经历了从PROM、PLA、PAL、 GAL、EPLD到CPLD和FPGA的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面不断地改进和提高。
目前,FPGA 已开始采用90nm工艺,集成度可达上千万门,速度可达千兆级,内置硬核、存储器、DSP块、PLL等,支持多种软核,成为理想的SOC设计平台.
;VS ;低速数字系统
信号速率:<1MHz
平台: MCU、 SSI/MSI 、LSI、VLSI
中高速数字系统
信号速率:10 MHz 级
平台: DSP 、Embedded 、高端CPU 、CPLD
高速数字系统
信号速率:100 MHz 级
平台:FPGA、ASIC
现代数字系统
平台:FPGA、ASIC,内嵌DSP、ARM等
数字系统的设计对FPGA及EDA的依赖程度愈来愈高
;;;; 1.3 EDA技术;数字系统EDA主要特征
; 著名EDA公司;第二节
基于可编程逻辑器件的数字系统设计;2.1可编程逻辑器件结构
基本PLD结构;P
I
A;.
.
.;Date; ;1.3 可编程逻辑器件开发过程;设计输入路线图;1.4 基于FPGA设计的特点;第三节
IP CORE;IP的定义;来源: Intel public presentations;工艺发展与设计效率之间的剪刀差 ;IP重用对设计生产率的提高;IP标准化组织;Altera 公司部分IP Core;第四节
SOC与SOPC;IC设计发展周期图;系统芯片—— SOC;SOPC — System on a Programmable Chip;SOPC的途径;SOPC Builder;Altera SOPC —NiosII BuilderTM;Altera SOPC—NiosII 实验板;HardCopy —— 结构化的ASIC;嵌有IBM PowerPC处理器硬核 MicroBlaze?的 FPGA ;第五节
DSP的FPGA实现;
Xilinx:
多达444个18X18嵌入式乘法器
丰富的DSP算法库
MATLAB?/Simulink?、 Xilinx System Generator for DSP
;Altera FPGA上的DSP块;在Altera FPGA上实现DSP; DSP Builder 将与MATLAB、Simulink块和Altera的IP MegaCore?功能块组合在一起,从而把系统级的设计和DSP算法的实现连接在一起。
DSP Builder允许系统、算法、和硬件设计去共享一个通用的开发平台。;Altera DSP 设计流程 ;总结;附:
数字系统应用;单元数字逻辑;单元数字逻辑;单元数字逻辑;单元数字逻辑;简单数字系统;谢谢,再见!
文档评论(0)