数字电子技术课件之数字电子第5章节.pptVIP

数字电子技术课件之数字电子第5章节.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术课件之数字电子第5章节

第十三讲;本章学习要求:;5.1 双稳态存储单元电路;5.2 锁存器;1.由门电路设计的抢答器;该电路具有如下功能:; (2)若有抢答信号输入(开关S1~S3中的任何一个开关被按下)时,与之对应的指示灯被点亮。此时再按其他任何一个抢答开关均无效,指示灯仍“保持”第一个开关按下时所对应的状态不变。 ;最大优点;3 锁存器必须具备两个特点:;5.2.1 基本RS锁存器的电路结构与动作特点;波形分析:;;R-S锁存器真值表;基本R-S锁存器特点:;两种基本R-S锁存器的比较:;例.在基本RS触 发器中,已知SD 和RD的电压波 形,试画出Q和 Q端对应的电压 波形。;Q;0;输入信号同时有效; 在数字系统中,为协调各部分的动作,常常 要求某些锁存器于同一时刻动作。为此引入同步 信号,使这些锁存器只有在同步信号达到时才按 输入信号改变状态。通常把这个同步信号叫时钟 信号,简称时钟,用E表示。;E;5.2.2 D锁存器;第十四讲;触发:;TG;TG;TG;TG;CP;D边沿触发器的形象比喻:;4.集成D边沿触发器;集成双D触发器74HC74;5.3.2 维持阻塞D触发器(自学);(3). CP=1;2. 典型集成D触发器74LS74;1.电路结构:;5.3.3 利用传输延迟时间的边沿JK触发器;3.集成JK触发器74F112;JK触发器真值表;触发器按逻辑功能分类;1.定义;3. 状态转换图;0;1.定义;3. 状态转换图;4. 卡诺图及特性方程;5. JK触发器的符号;J;0;5.4.3 T触发器;0;5. T触发器的时序图;1.定义;4. JK触发器的时序图;1.定义;Qn R S Qn+1 说明;4.状态转换图;6.RS触发器的时序图;D触发器应用举例: (1) 用D触发器 将一个时钟进行2分频.;(2) 用2个2分频器级联组成一个4分频器;(3) 集成4D触发器74LS175;集成4D触发器74LS175的应用举例—抢答电路;清零;1Q 1Q 2Q 2Q 3Q 3Q 4Q 4Q;第十五讲 及小测验;5.4.6 触发器间的相互转换 ; JK触发器是一种全功能电路,只要稍加改动就能替代D触发器及其他类型触发器。;JK触发器的特征方程 Qn+1=JQn+KQn; 已有 触发器; 已有 触发器;例题分析;习 题;5.4.1画出Q和Q端的波形,设初态Q=0;5.4.1画出Q和Q端的波形,设初态Q=0;5.4.3画出Q和Q端的波形,设初态Q=0;5.4.4画出φ0、 φ1、 φ2、 φ3的波形;CP;5.4.5画出Q和Q端的波形,设初态Q=0;Q1n+1=Q1n;5.4.6画出Q1和Q2端的波形,设初态Q=0;Q;5.4.8画出φ1和φ2端的波形,并说明其时间关系,设初态Q=0;5.4.9画出Q1和Q2端的波形,;本课应重点掌握的内容

文档评论(0)

junjun37473 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档