网站大量收购独家精品文档,联系QQ:2885784924

XMC4000中文参考手册-第02章 中央处理单元(CPU).pdfVIP

XMC4000中文参考手册-第02章 中央处理单元(CPU).pdf

  1. 1、本文档共106页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
XMC4500 XMC4000 家族 中央处理器单元(CPU) 2 中央处理单元(CPU) XMC4500 特点与 ARM Cortex-M4 处理器相同,是为满足微控制器市场需求设计的一款高性能 32 位处理器。这款 CPU 提供给用户许多显著的优点,包括: ? 与快速中断处理相结合的出色的处理性能 ? 大量的断点和跟踪性能增强系统调试能力 ? 通过使用集成储存保护单元(MPU)保证平台安全稳定性 ? 完全睡眠模式下超低的能量消耗 ARM 的参考文档 可以通过 找到下面的文档 [1] Cortex?-M4 器件, 普通用户指南 (ARM DUI 0553A) [2] Cortex 微控制器软件接口标准 (CMSIS) ARM 参考图 [3] IEEE 参考文档 [4] IEEE 标准二进制浮点运算 754-2008 2.1 概述 Cortex-M4 处理器是建立在高性能的处理器核心上,同时具有三级流水线式哈佛结构,这使其 成为需要嵌入式应用的理想选择。处理器通过一种高效的指令集和大量的优化设计,达到了优 异的功率效率。同时提供了高端处理硬件,包括符合 IEEE754 的单精度浮点的运算,一系列 单周期、SIMD 乘法、乘加计算能力、饱和算法和专用的硬件除法。 为了使成本敏感的设备的设计更容易,Cortex-M4 处理器使用了紧耦合系统部分,减少了处理 器面积,并且显著的提升了中断处理和系统调试的能力。Cortex-M4 处理器是实现了基于 Thumb-2 技术的 Thumb?指令系统的一个版本,以确保有很高的代码密度,并减少程序对储存 的需求。Coretex-M4 指令集提供了现代 32 位体系结构应有的优异性能,并且具有比 8 位和 16 位微处理器更高的代码密度。 Cortex-M4 处理器紧密集成了一个可配置的 NVIC,实现了工业领域领先的中断性能。NVIC 包 括了一个不可屏蔽中断(NMI),同时提供了多达 64 个中断优先级。 参考手册 2-1 V1.2, 2012-12 CPU,V1.3 请遵守产品信息使用协议 XMC4500 XMC4000 家族 中央处理器单元(CPU) 处理器内核和 NVIC 的紧密集成支持快速执行中断服务程序(ISRs),大幅降低中断延迟。这 通过寄存器硬件堆栈,以及暂停多个加载和多个储存操作的能力来实现。在汇编代码中中断处 理器不需要进行包装,并移除任何来自 ISRs 的代码开销。尾链优化也显著

文档评论(0)

celkhn5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档