- 1、本文档共40页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第章节时序逻辑电路习题解
第6章 时序逻辑电路习题;[题6.1]分析图P 6.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。;[题6.2]分析图P6.2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路能否自启动。;[题6.3]分析图P 6.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。;[题6.4]试分析图P 6.4所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。;[题6.5]试分析图P 6.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入逻辑变量。;[题6.6]分析图P 6.6给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A为输入变量。;[题6.7]分析图P 6.7的时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。;[题6.8]分析图P 6.8电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。图中的X、Y分别表示输入逻辑变量和输出逻辑变量。;[题6.9]试画出用4片74LS194A组成16位双向移位寄存器的逻辑图。74LS194A的功能表见表6.3.2。;[题6.10]在图P6.10电路中,若两个移位寄存器中的原始数据分别为A3A2A1A0=1001,B3B2B1B0=0011,CI的初始值为0,试问经过4个CLK信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?;[题6.11]分析图P 6.11的计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表与表6.3.4相同。;[题6.12]分析图P 6.12的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LS161的功能表如表6.3.4所示。;[题6.13]试分析图P 6.13的计数器在M=1和M=0时各为几进制。;[题6.14]试用4位同步二进制计数器74LS161接成十二进制计数器,标出输入、输出端。可以附加必要的门电路。74LS161的功能表见表6.3.4;[题6.15]图P6.15电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器。74LSl61的功能表见表6.3.4。;[题6.16]???计一个可控进制的计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数输入端和进位输出端。;[题6.17]分析图P 6.17给出的计数器电路,画出电路的状态转换图,说明这是几进制计数器。74LS290的电路见图6.3.31。;[题6.18]试分析图P 6.18计数器电路的分频比(即Y与CLK的频率之比)。74LSl61的功能表见表6.3.4。;[题6.19]图P 6.19电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表与表6.3.4相同。;[题6.20]分析图P 6.20给出的电路,说明这是多少进制的计数器,两片之间是多少进制。74LSl61的功能表见表6.3.4。;[题6.21]画出用两片同步十进制计数器74160接成同步三十一进制计数器的接线图。可以附加必要的门电路。74160的逻辑图和功能表见图6.3.21和表6.3.4。;[题6.22]用同步十进制计数器芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系。允许附加必要的门电路。74160的功能表与表6.3.4相同。;[题6.23]设计一个数字钟电路,要求能用七段数码管显示从0时0分0秒到23时59分59秒之间的任一时刻。;[题6.24]图P 6.24所示电路是用二—十进制优先编码器74LSl47和同步十进制计数器74160组成的可控分频器,试说明当输入控制信号A、B、C、D、E、F、G、H、I分别为低电平时由Y端输出的脉冲频率各为多少。已知CLK端输入脉冲的频率为10 kHz。74LSl47的功能表如表4.3.3所示,74160的功能表见表6.3.4。;[题6.25]试用同步十进制可逆计数器74LSl90和二—十进制优先编码器74LSl47设计一个工作在减法计数状态的可控分频器。要求在控制信号A、B、C、D、E、F、G、H分别为1时分频比对应为1/2、1/3、1/4、1/5、1/6、1/7、1/8、1/9。74LSl90的逻辑图见图6.3.24,它的功能表与表6.3.5相同。可以附加必要的门电路。;[题6.26]图P 6.26是一个移位寄存器型计数器,试画出它的状态转换图,说明这是几进制计数器,能否自启动。;[题6.27]图P
文档评论(0)