微机系统与接口 普通高等教育“十一五”国家级规划教材 教学课件 作者 艾德才 第7章 总线技术.pptVIP

微机系统与接口 普通高等教育“十一五”国家级规划教材 教学课件 作者 艾德才 第7章 总线技术.ppt

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机系统与接口 普通高等教育“十一五”国家级规划教材 教学课件 作者 艾德才 第7章 总线技术.ppt

总 线 技 术;7. 1 总线的概念 ;总线概念中两个常用的技术术语。 主控设备(Master) 也就是通常所说的总线主控设备,它是一个部件或设备,是控制总线操作的一个部件或设备。总线主控设备一旦被确认就可以对总线进行控制,并能够着手进行数据传送。也就是说,如果一个部件或设备欲向另一个部件或设备发送数据,它就要获得对总线的使用权,成为总线主控设备, 才可以通过总线将数据传送给另一个设备。 从属设备(Slave) 从属设备能够响应在总线上对数据进行传送的请求,但总线从属设备自己不能启动这种在总线上进行数据传送的请求。也就是说,如果一个部件或设备欲接收从总线主控设备发过来的数据,首先必须获得对总线的使用权,答应总线主控设备,并发出可以收数据的响应信号。然后等待总线主控设备发出的数据,并且在控制总线的控制之下接收从数据总线上传送过来的数据。 ;7. 1. 2 总线标准的四个特性 ① 物理特性: 物理特性指的是总线物理连接的方式。包括总线的条数、总线的插头、插座是什么形状的、引脚是如何排列的等。 ② 功能特性:功能特性描写的是这一组总线中每一根线的功能是什么。从功能上看,总线分成三组:地址总线,数据总线和控制总线。。 ③ 电器特性:电器特性定义每一根线上信号的传递方向、有效电平范围。 ④ 时间特性:时间特性定义了每根线在什么时间有效。;7.1.3 总线分类 在计算机系统内拥有多种总线,它们在计算机系统内的各个层次上,为各部件之间的通信提供通路。按在系统的不同层次、位置,总线可分为如下几类。 1.片内总线 片内总线,是指在微处理器芯片内部的总线,是用来连接芯片内各功能部件的信息通路。 2. 局部总线 局部总线是指在印刷电路板上连接各插件的公共通路。目前,PC系列机上比较流行的标准主板局部总线有ISA、EISA、VESA、PCI以及AGP等标准总线。 3. 系统总线(内总线) 系统总线又称为内总线,这是指微机机箱内的底板总线,用来连接构成微机的各插件板。 4. 通信总线(外部总线) 通信总线又称为外部总线,它用于微机系统与系统之间、微机系统与外部设备,如打印机、磁盘设备或微机系统和仪器仪表之间的通信通道。;总线构成 虽然总线有多种,但任何总线均包括有: 数据总线 地址总线 控制线 控制信号应有以下几种类型 ① 写存储器命令: ② 读存储器命令: ③ 输入/输出写命令: ④ 输入/输出读命令: ⑤ 传送响应: ⑥ 总线请求: ⑦ 总线允许: ⑧ 中断请求: ⑨ 中断响应: ⑩ 时钟和复位:;7.1.4 总线操作 为完成一个总线操作周期,一般要分成四个阶段: (1)总线请求和仲裁段 (2)寻址阶段 (3)数据传送阶段 (4)结束阶段; 7. 2 总线周期 7.2.1 单传送周期 最简单的一种总线周期就是单次传送的不可高速缓冲的64位传送周期。 7.2.2 成组周期 在成组传送这种操作方式下,Pentium 在连续的几个时钟内既可以采集新的数据项也可以驱动新数据项。 1. 成组读周期 2.成组写周期 7.2.3 中断确认周期 中断确认周期是为了响应由中断请求输入管脚引线INTR产生的可屏蔽中断请求。 7.2.4 专用总线周期; 7. 3 EISA 局部总线 ;7.4 VESA 局部总线 ; ;7.5 PCI 局部总线; 7.5.1 PCI局部总线的特征 ⑴ 它拥有的最高操作时钟速度为33MHZ。 ⑵它拥有32位和64位两种数据通道。 ⑶支持由Pentium 采用的2—1—1—1形式 的成组数据传送方式。 ⑷ 它支持总线主控方式 ⑸ 与ISA、EISA、微通道等多种总线兼容。 ⑹ 也可以把PCI局部总线看作是一个独立的处理器 ⑺它支持5V和3.3V两种扩充插件卡。 ⑻提供了自动配置能力。 ⑼精心安排PCI总线信号管脚顺序 ⑽ PCI总线实现了触发级的中断,这种中断可支持中断共享。 ⑾ PCI总线能支持高达10个外围设备。 ⑿PCI总线工作频率在33MHZ上下变化,;7.5.2 即插即用(Plug and Play)

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档