- 1、本文档共77页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch11 - 并行IO接口芯片8255A
第十一章 并行接口芯片8255A
8255A是INTEL公司的产品,可编程的并行接口芯片
11.1 8255A的内部结构
PA7~PA0
A组 A组
控制 A口
CPU 8 数据 PC7~PC4
总线 A组C口
DB 上半部
缓冲器 内部总线
PB7~PB0
RD B组
B口
WR 读/写
A1 控制 PC3~PC0
A0 B组 B组C口
RESET 控制 下半部
CS
8255A的外部引脚
8255A为双列直插式,40引脚
24根端口数据线 ?? 接外设
PA7~PA0为A口数据线
PB7~PB0为B口数据线
PC7~PC0为C口数据线
8根系统数据线 ?? 接CPU D7~D0
6根输入控制线
RESET:复位信号,RESET=1时,8255内部复位,所有内部
寄存器清零,A、B、C三个端口自动为输入口
CS:片选信号,CS=0时,该芯片被选中
RD:来自CPU的I/O读命令
WR:来自CPU的I/O写命令
A1、A0:通常接CPU的地址线A1、A0
电源线:+5V,地线
8255A的端口编址
端口:接口电路中能和CPU直接交换信息的寄存器
8255A有4个端口寄存器
AEN
A9
A8
8255A
A7
如果系统产生片选信号的译
A6 CS 码电路如图,则:
A5
A4 A数据口地址=60H
A3 B数据口地址=61H
A2 C数据口地址=62H
A1 A1 控制 口地址=63H
A0
A0 控制口寄存初始化命令字
IOR RD
IOW WR
CS A1 A0 WR RD 完成
0 0 0 0 1 CPU数据→A口数据寄存器
0 0 1 0 1 CPU数据→B口数据寄存器
0 1 0 0 1 CPU数据→C口数据寄存器
0 1 1 0 1 CPU送来的命令字→控制寄存器
0 0 0 1 0 读A口数据→CPU
0 0 1 1 0 读B口数据→CPU
0 1 0 1 0 读C口数据→CPU
注意: 对控制寄存器不能进行读操作
11.2 8255A的工作方式简介
工作方式 适用于端口……
方式0: 基本型入/出 A口、B口、C口
方式1: 选通型入/出 A口、B口
方式2: 双向传输 A口
A口可工作在方式0、1、2
B口可工作在方式0、1
C口可工作在方式0
什么是选通型输入?(以A口为例)
8255A口
口定义为选通型输入时,端口和
PA7~0 输入设备A
文档评论(0)