- 1、本文档共48页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 7 章;学习指南;;7.1 把一条指令的执行分成若干个周期;最简单的指令为j adderess,2个周期即可:
根据PC取指令,并把PC+”1”。
指令中的address左移2位与PC的高4位拼接起来,写入PC。
ALU计算类型的指令需要4个周期:
根据PC取指令,并把PC+”1”。
读出rs和rt寄存器的内容。
由ALU完成对2个寄存器数据(或1个立即数)的计算。
最后把结果写入寄存器堆 中的rd(或rt)寄存器。;转移类指令(如beq rs,rt,offset)需要3个周期:
根据PC取指令,并把PC+”1”。
读出rs和rt寄存器的数据并锁存,同时ALU计算转移地址并锁存。
由ALU比较2个寄存器数据,并决定是否把转移地址写入PC。;;;7.1.1 取指令周期IF;;;;7.1.2 指令译码周期ID;;;;;7.1.3 指令执行周期EXE ;;;;;;寄存器移位类型指令;;;7.1.4 存储器访问周期MEM;P
C;;;7.1.5 结果写回周期WB;结果写回电路;7.2 多周期CPU的总体电路及Verilog HDL代码;;7.2.2 多周期CPU的Verilog HDL??码;;7.3 用有限状态机实现多周期CPU的控制部件;;;7.3.2 多周期CPU的控制部件的总体结构;;7.3.3 下一状态;表 下一状态函数的真值表;;7.3.4 控制信号的产生;7.3.5 控制部件的Verilog HDL代码;7.4 存储器及测试程序设计;表 控制信号的真值表
文档评论(0)