武汉大学电工电子实验教学示范中心,集成电路设计实验实验报告(共9篇).docVIP

武汉大学电工电子实验教学示范中心,集成电路设计实验实验报告(共9篇).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉大学电工电子实验教学示范中心,集成电路设计实验实验报告(共9篇)

武汉大学电工电子实验教学示范中心,集成电路设计实验实验报告(共9篇) 集成实验DC实验报告 武汉大学电工电子实验教学示范中心 集成电路设计实验实验报告 电子信息 学院 电子信息工程专业 2014 年 5 月 2日 1 2 3 4 5 篇二:集成实验VCS实验报告 武汉大学电工电子实验教学示范中心 集成电路设计实验实验报告 电子信息 学院 电子信息工程 专业 2014年 5 月 22 日 1 2 3 4 5 篇三:集成电路设计实验报告 集 成 电 路 设 计 实 验 报 告 学院:电控学院 班级:微电0901 姓名: 学号:0906090123 MOS集成运算放大器的版图设计 1.实验名称: MOS集成运算放大器的版图设计 2.实验任务与要求: 2.1.实验任务 集成电路设计实验是微电子学生学科的实践性教学课程,任务是向学生介绍集成电路软件设计的基本知识与基本设计方法,学会使用专用软件进行集成电路设计,学习集成电路版图设计及物理验证的一般方法技巧。 2.2实验要求 本次实验要求学生完成对CMOS集成运算放大器电路的版图设计及其物理验证。 3.设计方案对比和论证确定: 3.1设计方案 3.1.1.方案一: 大尺寸的版图。即所有的器件尺寸远远超过最小值,这样在电路连接正确的基础上既不用担心版图出错,又不用担心各种距离尺寸问题。这种方案简单易上手,而且很快就做完了,除了系统上的错误之外就是正确的,但是这种方案在实际应用时非常不可取,因为大尺寸不仅制作困难,而且很费成本,所以不可取。 3.1.2方案二: 小尺寸的版图。即所有的器件尺寸基本接近最小值或者最小值的倍数,基本符合设计规则,在设计版图时要时刻DRC,防止出错,这需要认真计算尺寸,用标尺时刻做好度量工作,因为一个地方出问题很可能要出大错,所以这种方案能够保证设计的版图最符合要求,而且有可能还可以付诸于实际应用,但是这种方案需要花很长时间来画版图,所以比较费时费力。 3.2论证确定 因为前期在电路仿真时遇到了很多麻烦,再加上自身水平有限,所以大部分时间花在了电路测试电路的搭建上,所以后来经过组员的讨论论证,再考虑时间比较紧的缘故,我们决定采用折衷的方法,即在尽量符合设计规则的前提下,尽最大可能把版图尺寸缩小,基本上是第一种。 4.设计实现过程: 根据电路要求手动计算各个器件的参数;利用Cadence Virtuoso绘制两级CMOS运算放大器的原理图,生成Symbol文件;对两级CMOS运算放大器进行仿真,得到其增益,带宽和相位裕度;对该CMOS两级运算放大器输入方波信号,得到其摆率;应用virtuoso绘制该CMOS两级运算放大器版图,进行DRC检查,进行LVS检查。具体过程为:恒流源偏置电路的设计,差分放大器的设计(包括输入对管的设计及有源负载对管的设计),第二级共源放大器的设计,缓冲级的设计考虑,沟道长度的选取,最后画版图。 电路图如下图所示: 各管的宽长比尺寸如下: M1、M2:42;M3、M4:12;M5、M6:6.7;M7:13.4;M8:48M9:13.4;M10:3.35;M11:1.47 Power电路如下: 电路图如下: 测试电路图如下: 篇四:集成电路设计实验报告 集成电路设计 实验报告 时间:2011年12月 实验一 原理图设计 一、实验目的 1. 学会使用Unix操作系统 2. 学会使 用CADENCE的SCHEMATIC COMPOSOR软件 二:实验内容 使用schematic软件,设计出D触发器,设置好参数。 二、实验步骤 1、 在桌面上点击Xstart图标 2、 在User name:一栏中填入用户名,在Host:中填入IP地址,在Password:一栏中填入用户密码,在protocol:中选择telnet类型 3、 点击菜单上的Run!,即可进入该用户unix界面 4、 系统中用户名为“test9”,密码为test123456 5、在命令行中(提示符后,如:test22)键入以下命令 icfbamp;↙(回车键),其中amp; 表示后台工作,调出Cadence软件。 出现的主窗口所示: 6、建立库(library):窗口分Library和Technology File两部分。Library部分有Name和Directory两项,分别输入要建立的Library的名称和路径。如果只建立进行SPICE模拟的线路图,Technology部分选择Don’t need a techfile选项。如果在库中要创立掩模版或其它的物理数据(即要建立除了schematic外的一些view),则须选择Co

文档评论(0)

1045141460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档