数字电路第四章2013.pptVIP

  1. 1、本文档共85页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路第四章2013

数字电路的分类;第四章 组合逻辑电路;第一节 组合电路的分析和设计;一、组合电路;一、组合电路;例1:试分析图所示逻辑电路的功能。;例2图;自然二进制码;注意:利用此式时,对码位序号大于(n-1)的位应按0处理(Bn=0),如本例码位的最大序号i = 3,故B4应为0,才能得到正确的结果。;组合电路的分析步骤:;⑴ 逻辑抽象,确定输入、输出变量,列写真值表;⑶ 选定器件:与非门; 从命题描述得到逻辑表达式,再按逻辑表达式画出的逻辑图中,可能包含有与、或、非门,这种混合各种类型门的电路往往对IC器件(器件内可能包含了多个同类型的门)的利用不充分。;例4:半加器的设计;将用“异或”门实现的半加器改为用“与非”门实现; 全加器是实现;例6:试将8421BCD码转换成余3BCD码;⑶ 表达式;余3码;组合电路的设计步骤:;(特定含义:规则、顺序); 编码输入 编码输出 I0 I1 I2 I3 Q1 Q0 1 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 1 0 0 0 0 1 1 1;一、编码器;Rx7;2、8线—3线优先编码器74LS148;~;8线—3线优先编码器74LS148功能分析;(二) 编码器的应用;二、译码器;译码输入,3位二进制代码;;3—8译码器74LS138逻辑电路图;使能端的两个作用:;例8:用3—8译码器 构成4—16译码器; 当EN = 1时,输出端的逻辑函数为:;例9:试用 74LS138和与非门构成一位全加器。;结论:;(三) 二-十进制译码器;真值表;2、集成8421BCD码译码器74LS42;(四) 数字显示译码器;(四) 数字显示译码器;2、七段显示译码器;七段译码器CT7447;驱动电路的连接方法;第三节 数据选择器和数据分配器;;一、数据选择器;简易符号;八选一数据选择器74LS151;(二) 数据选择器的应用;⑶ 再用第三片双4选1数据选择器中1个4选1的地址输入为16选1的高两位地址用来控制第一级的四组数据哪组输出。;例12:试用4选1数据选择器实现下列逻辑函数; 结论:具有n位地址输入的数据选择器,可以产生任何形式输入变量数不大于(n+1)的组合逻辑函数。;二、数据分配器;(二)数据分配器的应用;(2);⑵ 超前进位加法器;X1;;1;当C~ = 1,有借位;X=0:;X = 0:;四位二进制加法器CT74LS283构成可控的加法、减法器。; 输入 A(a3a2a1a0) B (b3b2b1b0):输出(A B)= 1;2、比较器的应用;第五节 奇偶检验电路;;二、奇偶位产生和检验电路;第六节 模块化设计概述;例18:设计一个将8421BCD码转换成余3BCD码的码组转换器。;第七节 组合电路中的竞争与冒险;冒险:;二、竞争与冒险的判断方法;三、竞争与冒险现象的消除;2、吸收法;3、取样法;利用冗余项:只能消除逻辑冒险,而不能消除功能冒险;适用范围有限; 编码器、译码器、数据选择器、加法器、比较器和码组检验器等。;;;电路图;例14:试用四位加法器实现8421BCD码至余3BCD码的转换。

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档