基于FPGA高速并行采样技术的研究.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA高速并行采样技术的研究

——————————————————————————————————————————————— 基于FPGA高速并行采样技术的研究 2011年3月1日第34卷第5期 现代电子技术 ModernElectronicsTechnique 洪 萌,耿相铭 (上海交通大学电子工程系,上海 200240) 摘 要:介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现。着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法。实验及仿真结果表明,同步数据采集的结构设计和预处理算法,能良好抑制并行ADC输出信号因相位偏移、时钟抖动等造成的失配误差。 关键词:交错采样;高速采样时钟;同步接收;信号处理 中图分类号:TN911234   文献标识码:A   文章编号(2011)0520180203 ResearchofHigh2speedParallelSamplingTechnologyBasedonFPGA HONGMeng,GENGXiang2ming (ShanghaiJiaotongUniversity,Shanghai200240,China) Abstract:Thedesignmethodofahigh2speedinterleavedsamplingsystembasedonfour2analog2to2digitalcon2verter(ADC)anditsrealizationonVirtex25FPGAplatformofXilinxareThefour2channelhigh2speedsamplingclock,thesynchronusreceivingmethodofhigh2speeddatadataareemphasized.Simulationresultsindicatethatthestructuraldesignofthepre2processingalgorithmcansuppressthemismatcherrorofparallel,isphasedeviationandclockjittering. Keywords:time2;;synchronousreception;signalprocessing 0 引 言 高速、超宽带信号采集技术在雷达、天文和气象等领域应用广泛。高采样率需要高速的模/数转换器 (ADC)。目前市场上单片高速ADC的价格昂贵,分辨率较低,且采用单片超高速ADC实现的数据采集对FPGA的性能和PCB[1]布局布线技术提出了严峻的挑战。 序合并后,可达到一路ADC采样速率m倍的效果。图1是四路采样时序结构,理想条件下各路时钟相位依次相差90° 。 利用时间交叉采样原理[2],对同一信号用多个相对较低速的ADC并行采样是可行的。本文针对某项目要求构建了四路采样率为400MHz的ADC和高性能FPGA[3]接口处理平台,实现1.6GHz数据采集。着重 讨论了ADC采样时钟的设计、数据同步接收和校正预处理等关键技术,并提出软硬件优化方案。1 采样系统设计 1.1 多ADC并行采样原理 图1 四通道时间交叉采样数据流图 1.2 时钟设计 时间交叉采样原理基于使用多片相对低速的并行ADC实现高速数据采集。m路ADC中每一片ADC的 采样频率是整个系统采样频率的1/m,通过算法调整可使每一路通道时钟具有固定相位差,采样数据经多路排 收稿日期:2010210221 外部时钟信号经“时钟分配模块1”转换成两路同相差分时钟信号,一路送“时钟分配模块2”,另一路经PCB走线移相90°后送“时钟分配模块3”。模块2,3各输出两路180°相差时钟信号,最终得到依次相差近似90°的四路ADC采样时钟。四路时钟信号并非严格均匀相差90°,各路独立进入“相位调整电路”微调。相位微调电路由可编程移相LC网络组成,FPGA独立控制四路调整电路, 使相位 ? 1994-2011 China Academic Journal Electronic Publishing House. All rights reserved. 第5期 洪 萌等:基于FPGA 高速并行采样技术的研究181 时延控制在200~300ps范围。时钟分配及调整电路结构如图2所示 。 集系统结构中,各个子通道间数据不可能完全匹配,主要会产生三种误差: (1)由于各

文档评论(0)

sheppha + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5134022301000003

1亿VIP精品文档

相关文档