- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑及数字电路复习
1.多谐振荡器p203 2.单稳态触发器的定义和作用p205 3.施密特触发器 第8章 脉冲波形的产生与整形 * * 第1章 数字逻辑基础 学习要点: 二进制、二进制与十进制的相互转换 逻辑代数的公式与定理、逻辑函数化简 基本逻辑门电路的逻辑功能 一:进制数互相转换(p3) 1.将N进制转换为十进制:按权展开,即可以转换为十进制数。 2.二进制数转换为八进制数: 将二进制数由小数点开始,整数部分向左,小数部分向右,每3位分成一组,不够3位补零,则每组二进制数便是一位八进制数。 3.八进制数转换为二进制数:将每位八进制数用3位二进制数表示。 4.二进制数与十六进制数的相互转换,按照每4位二进制数对应于一位十六进制数进行转换。 5.十进制转换为二进制:将整数部分和小数部分分别进行转换。整数部分连续除以2,取余;小数部分连续乘以2,取整数部分。 例: (44.375)10=(101100.011)2 =(54.3)8 (900)10=(1110000100)2 =(1604)8 二:逻辑代数基础 Y=AB Y=A+B Y=A 1.基本逻辑运算与基本逻辑门(p9-p11) 2.逻辑代数的基本公式、3条规则与常用公式(p12-p13) 3.逻辑函数的公式化简法(p15) 4.逻辑函数的最小项表达式与卡诺图化简法(p16-p22) 5.逻辑函数的与非表达式以及用与非门实现 例1:求 的对偶式 求 的与非表达式 第3 章 组合逻辑电路 1、组合逻辑电路的特点p53 2、组合逻辑电路的设计方法( 必考大题) 2、编码器、译码器及其应用 3、数据分配器、数据选择器 4、加法器 5、竞争、冒险现象 例1.三位二进制编码器真值表 输入8个互斥的信号输出3位二进制代码 例2.三位二进制译码器真值表 输入:3位二进制代码输出:8个互斥的信号 逻辑表达式 地址变量 输入数据 由地址码决定从4路输入中选择哪1路输出。 例3.四选一数据选择器真值表p69 例4.1路-4路数据分配器真值表p69 由地址码决定将输入数据D送给哪1路输出。 例5.全加器真值表 Ai、Bi:加数 Ci-1:低位来的进位, Si:本位的和, Ci:向高位的进位。 实现多位二进制数相加的电路称为加法器。 1、串行进位加法器 构成:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 特点:进位信号是由低位向高位逐级传递的,速度不高。 2、并行进位加法器(超前进位加法器) 进位表达式 和表达式 4位超前进位加法器递推公式 加法器的级连 集成二进制4位超前进位加法器 真值表 电路功能描述 例6、组合逻辑电路设计方法 例:设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。 设楼上开关为A,楼下开关为B,灯泡为Y。并设A、B闭合时为1,断开时为0;灯亮时Y为1,灯灭时Y为0。根据逻辑要求列出真值表。 1 穷举法 1 2 逻辑表达式或卡诺图 最简与或表达式 化简 3 2 已为最简与或表达式 4 逻辑电路图 用与非门实现 用异或门实现 真值表 电路功能描述 例:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。 设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要求列出真值表。 1 穷举法 1 2 2 逻辑表达式 3 卡诺图 最简与或表达式 化简 4 5 逻辑变换 6 逻辑电路图 3 化简 4 1 1 1 Y= AB +AC 5 6 触发器的定义p95 熟悉RS触发器、JK触发器、D触发器、T触发器的逻辑功能与特性方程(p98-p101) 第4章 触发器 RS触发器特性方程: CP=1期间有效 RS触发器特性表: JK=00时不变 JK=01时置0 JK=10时置1 JK=11时翻转 JK触发器特性表: 1.时序逻辑电路的特点p114 2.分析方法 3.计数器的定义p123 4.计数器的分析、用74LS161构成任意进制的计数器 第5章 时序逻辑电路 输出方程: 驱动方程: 写方程式 1 例1:分析如下时序电路的逻辑功能 2 求状态方程 JK触发器的特性方程: 将各触发器的驱动方程代入,即得电
文档评论(0)