- 10
- 0
- 约4.85千字
- 约 37页
- 2017-05-09 发布于浙江
- 举报
2.2.1 8088 CPU引脚功能 二、读写控制引脚 △ 5. IO/M*(Input and Output/Memory) I/O或存储器访问 输出高电平时,表示CPU将访问I/O端口,这时地址总线A15~A0提供16位I/O口地址,A19~A16为 0 。 输出低电平时,表示CPU将访问存储器,这时地址总线A19~A0提供20位物理地址。 △ 6. WR*(Write) 写控制 有效时,表示CPU写存储器或I/O端口 由IO/M*信号的状态决定数据是写入存储器还是写入I/O端口。 △ 7. RD*(Read) 读控制 有效时,表示CPU正在从存储器或I/O端口读入数据 · 当IO/M*为低电平时,CPU读存储器数据; · 当IO/M*为高电平时,CPU读I/O端口数据。 IO/M*、WR*和RD*是最基本的控制信号 组合后,控制4种基本的总线周期 8. READY 存储器或I/O口就绪 在总线操作周期中,8088 CPU会在第3个时钟周期的前沿测试该引脚 如果测到高有效,CPU直接进入第4个时钟周期 如果测到无效,CPU将插入等待周期Tw CPU在等待周期中仍然要监测READY信号,有效则进入第4个时钟周期,否则继续插入等待周期Tw。 9. DEN*(Data Enable) 数据允许 有效时,表示当前数据总线上正在传送数据,可利用该信号来
您可能关注的文档
最近下载
- 中式烹调师(初级)应知理论知识.pdf VIP
- 历年高考英语必备高频词汇汇编(完整600词版).docx
- 陕西省住宅建筑门窗应用技术规范.pdf VIP
- 2024《油气集中处理联合作业站工艺设计》12000字.docx
- 体育建筑电气设计规范.docx VIP
- 《中国骨科大手术静脉血栓预防指南》(1).doc VIP
- SS012A-WiFi摄像头-盈趣智能.PDF VIP
- 第九届哈佛大学-麻省理工数学竞赛代数题及解答.pdf
- 山东电网“十二五”配电网规划报告.doc VIP
- 包头市城市配电网“十二五”规划设计方案-baotou city power distribution network.docx VIP
原创力文档

文档评论(0)