数显秒表的设计_毕设论文.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数显秒表的设计_毕设论文

课 程 设 计 课程设计名称: EDA课程设计 专 业 班 级 电科1303 学 生 姓 名 : 张渊博 学 号 : 201316030301 指 导 教 师 : 王彩红 课程设计时间: 2016-6-20~2016-7-2 电子信息科学与技术 专业课程设计任务书 学生姓名 张渊博 专业班级 电科1303 学号 201316030301 题 目 数显秒表的设计 课题性质 工程设计 课题来源 自拟课题 指导教师 王彩红 同组姓名 主要内容 (1)设计一个带数字显示的秒表,可随时清零、暂停和计时。 (2)要求能准确的计时并显示,开机显示00.00.00。 (3)要求计时范围为59分59.99秒。 (4)要求技术精度为0.01s。 任务要求 ①根据设计题目要求编写相应程序代码 ②对编写的VHDL程序代码进行编译和仿真 ③总结设计内容,完成课程设计说明书 参考文献 [1] EDA课程设计指导书.郑州:河南工业大学,2008 [2] 潘松,黄继业.EDA技术实用教程.北京:科学出版社,2002 [3] 焦素敏.EDA技术基础.北京:清华大学出版社,2014 [4] / 中国电子制作网 网站 审查意见 指导教师签字: 王彩红 教研室主任签字: 王彩红 2016年 6月 20日 说明:本表由指导教师填写,由教研室主任审核后下达给选题学生,装订在设计(论文)首页 1 设计任务及要求 (1)设计一个带数字显示的秒表,可随时清零、暂停和计时。 (2)要求能准确的计时并显示,开机显示00.00.00。 (3)要求计时范围为59分59.99秒。 (4)要求技术精度为0.01s。 功能分析 数显秒表要实现上述要求的功能首先要具有计时控制器模块计时模块分频模块数据选择器显示模块KHZ脉冲首先经分频器99后变为00.00.00,重新开始计数。在计数过程中可以通过计数控制模块可以控制计数暂停、计数、清零的操作。 2设计原理及总体框图 1KHZ输入 分频模块计数 秒计数 计数控制模块 分计数 BCD显示 数据选择 图一图二实现原理 各模块功能原理如下a、计时控制器模块: 计时控制器模块的作用是将按键信号转变为计时器的控制信号。本设计中设置了两个按键,即启动/暂停和清零贱键,由他们产生计数允许保持和清零信号。启动/暂停键是多用途键,在“按下—松开—再按下—在松开”的过程中,所起的作用分别是“启动—暂停—继续”。这类电路适合用状态机描述。 b、计时模块 c、分频模块 d、 数据选择器的作用是对10ms、100ms、s和min的 e、 主要用于整体设计秒表的最后显示,由7位组成。 3 程序设计 VHDL简介: VHDL主要用于描述?数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL?系统设计的基本点。本次设计主要就是采用 a、计时控制器模块程序: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY jishi_kongzhi IS PORT(CLK,K:IN STD_LOGIC; EN:OUT STD_LOGIC); END jishi_kongzhi; ARCHITECTURE ONE OF jishi_kongzhi IS TYPE MY_STATE IS (S0,S1,S2,S3); SIGNAL STATE:MY_STATE; BEGIN PROCESS(CLK) BEGIN IF CLKEVENT AND CLK=1 THEN CASE STATE IS WHEN S0=IF K=1 THEN

文档评论(0)

店小二 + 关注
实名认证
文档贡献者

包含各种材料

1亿VIP精品文档

相关文档