基于USB2.0总线的高速数据采集系统设计.docVIP

基于USB2.0总线的高速数据采集系统设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于USB2.0总线的高速数据采集系统设计

基于USB2.0总线的高速数据采集系统设计 摘要:本文主要介绍支持USB2.0高速传输的EZ-USB FX2单片机CY7C68013,并详细说明用此芯片实现高速数据采集系统和相应的Windows驱动程序及底层固件程序的开发过程。 关键词:CY7C68013 USB2.0 数据采集 固件 1 引言 16位时,FD[7:0]代表端点FIFO中的第一个字节,FD[15:8]代表第二个字节。 c工程进行编译。 由于CY7C68013的EP2、EP4、EP6、EP8四个端点共享4K FIFO缓冲区,所以在该系统中,我们将EP2配置成4K的缓冲区,并设置为IN。用EP1OUT作为AD的控制参数传递,如启动和停止AD数据输出、复位FIFO等。在固件程序中,最重要的就是TD_Init()和TD_Poll()两个函数。 SYNCDELAY; GPIFTCB1 = 0x02; // setup transaction count (1024 //bytes/2 for word wide - 0x0100) SYNCDELAY; GPIFTCB0 = 0x00; SYNCDELAY; } else { SYNCDELAY; GPIFTCB1 = 0x00; // setup transaction count (64 bytes/2 // for word wide - 0x20) SYNCDELAY; GPIFTCB0 = 0x20; SYNCDELAY; } Setup_FLOWSTATE_Read(); // setup FLOWSTATE registers for // FIFO Read operation SYNCDELAY; GPIFTRIG = GPIFTRIGRD | GPIF_EP2; // launch GPIF FIFO READ //Transaction to EP2 FIFO SYNCDELAY; while( !( GPIFTRIG 0x80 ) ) // poll GPIFTRIG.7 GPIF Done bit { ; } SYNCDELAY; } } } } 4 结束语 笔者通过对该高速数据采集系统软硬件的设计,实现了双通道AD采集,采集速度可以达到20MSPS,但在此基础上还可以提高AD采集速度。 1

文档评论(0)

ajiangyoulin1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档