电子设计自动化第五章.pptVIP

  • 0
  • 0
  • 约7.44千字
  • 约 80页
  • 2017-05-30 发布于北京
  • 举报
第五章 有限状态机设计 第一节 一般状态机的设计 一、 1、数据类型定义语句 子类型SUBTYPE的语句格式如下: SUBTYPE 子类型名 IS 基本数据类型 RANGE 约束范围; SUBTYPE digits IS INTEGER RANGE 0 to 9 ; 2、枚举类型 枚举类型是用文字符号来表示一组实际的二进制数。 TYPE m_state IS (s0,s1,s2,s3); SIGNAL current_state, next_state: m_state ; 二、有限状态机的优越性 ? 有限状态机克服了纯硬件数字系统顺序方式控制不灵活的缺点。 ? 状态机的结构模式相对简单。 ? 状态机容易构成性能良好的同步时序逻辑模块。 ? 状态机的VHDL表述丰富多样。 ? 在高速运算和控制方面,状态机更有其巨大的优势。 ? 就可靠性而言,状态机的优势也是十分明显的。 三、一般状态机的设计 最常用的状态机通常包含说明部分、主控时序进程、主控组合进程、辅助进程几部分。 (1)说明部分 完成对新数据类型(状态类型,即状态名)和状态变量的定义 TYPE STATE IS (IDLE,DECISION,READ,WRITE) --枚举状态类型 SIGNAL PRESENT_STATE,NEXT_STATE:STATE ;

文档评论(0)

1亿VIP精品文档

相关文档