- 1、本文档共13页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
USB Blaster用户手册
/wiki/USB_Blaster_Manual#.E8.BF.9E.E6.8E.A5.E5.88.B0PC.E6.9C.BA
目录
?[隐藏]?
1 产品相关介绍
1.1 产品简介
1.2 Altera USB Blaster用户手册(英文)
2 设备连接
2.1 设备连接与软硬件平台
2.2 连接到PC机
2.3 连接到目标板的接口简介
3 软件使用说明
3.1 软件简介
3.2 利用JTAG接口在线配置FPGA(掉电后配置丢失,需要重新下载)
3.3 利用JTAG接口编程串行配置器件(掉电后配置不丢失) Altera USB Blaster用户手册参考
设备连接
设备连接与软硬件平台
????一个完整的CPLD/FPGA开发环境,需具备“软件开发平台”和“硬件开发平台”。
软件开发平台:
- HDL开发软件:Quartus II
- SOPC构建平台:SOPC Builder
- DSP构建平台:DSP Builder
- NIOS II软件开发平台:NIOS II EDS
- 仿真软件:Modelsim-Altera
- 另外对第三方综合、仿真等工具提供了软件接口
硬件开发平台:
????硬件开发平台很简单,只需要一台PC、一条编程电缆便可对CPLD/FPGA进行在线配置或对配置芯片进行编程
连接到PC机
使用USB连接PC机
????第一次把设备连接至电脑,您需要安装设备驱动,驱动由ALTERA公司提供,随Quartus II 软件一起提供给用户。 安装过程详见: USB Blaster驱动安装教程
????图示安装教程:
Before you begin the installation, verify the USB-Blaster driver is located in your
directory: \Quartus II system directory\drivers\usb-blaster
连接到目标板的接口简介
下表为JTAG、AS、PS接口定义:
? JTAG AS PS PIN 信号 描述 信号 描述 信号 描述 1 TCK 时钟信号 DCLK 时钟信号 DCLK 时钟信号 2 GND 信号地 GND 信号地 GND 信号地 3 TDO 数据输出 CONF_DONE 配置完成 CONF_DONE 配置完成 4 VCC(TRGT) 电源 VCC(TRGT) 电源 VCC(TRGT) 电源 5 TMS JTAG状态机控制 nCONFIG 配置控制 nCONFIG 配置控制 6 NC nCE cyclone芯片使能 NC 7 NC ? DATAOUT 主动串行数据输出 nSTATUS 配置状态 8 NC ? nCS 串行设备选择 NC ? 9 TDI 数据输入 ASDI 主动串行数据输入 DATA0 数据输入 10 GND 信号地 GND 信号地 GND 信号地
标准AS接口:
标准PS接口:
软件使用说明
软件简介
FPGA常用开发软件简介
软件名称 简介 Quartus II Quartus II 是Altera公司的综合性PLD开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。 SOPC Builder SOPC Builder是一个强大的系统开发工具,能使用户在很短的时间内定义并且生成一个片上系统;SOPC Builder作为Quartus II 软件的一部分提供给用户。 NIOS II EDS NIOS II EDS(NIOS II Embeded Development Suite)是一款面对所有NIOS II处理器的软件开发环境。只需要一个运行在PC上的NIOS II EDS软件,一个ALTERA FPGA,一条下载电缆,用户就能进行NIOS II系统的程序编写或者与SOPC系统通信。 SignalTap II SignalTap II全称SignalTap II Logic Analyzer,是一款功能强大且极具实用性的FPGA片上debug工具软件,可以捕获和显示实时信号,观察在系统设计中的硬件和软件之间的互相作用。 Modelsim-Altera Mentor公司为ALTERA CPLD/FPGA量身定做的一款仿真
您可能关注的文档
最近下载
- 沪教版七年级数学上学期考试满分全攻略第10章分式【单元提升卷】(沪教版)(原卷版+解析).docx VIP
- 学生心存感恩主题国旗下讲话稿.docx VIP
- 《妇幼保健学》课件——第十二章 围绝经期保健.pptx VIP
- 2024年全国职业院校技能大赛中职组(舞蹈表演赛项)考试题库(含答案)_已识别.pdf VIP
- 译林四上 Project1 教学课件.ppt VIP
- 乳腺癌的护理常规课件.pptx
- 2023年驾培相关项目运行指导方案.pdf VIP
- 个案工作 第八章-儿童辅导.pptx VIP
- 2024年山西航空产业集团有限公司人员招聘考试题库及答案解析.docx
- 运动解剖学(李世昌)第4章 消化系统.ppt VIP
文档评论(0)