轨对轨运算放大器的版图设计.pdf

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
轨对轨运算放大器的版图设计

CMOS 轨对轨运算放大器的版图设计 引言 随着集成电路,尤其是超大规模集成的发展,使用微米甚至亚微米工艺进行模拟集 成电路设计已经成为一种趋势。CMOS 运算放大器是模拟电路中重要基本单元, 该单元 不但要具有传统运放的基本特性, 如低功耗、高增益、 低失调等, 而且随着低电源电压 的要求, 还必须具备轨对轨的特性。运算放大器的版图设计,则是实现以上功能的前提。 现代电脑技术允许我们利用 T-SPICE 对设计初稿进行设计仿真,然后对不符合设计目标 的参数进行修改,直至得到最终优化方案。 1 CMOS 轨对轨运算放大器的版图设计 目录 引言 1 摘要 3 1 CMOS 轨对轨运算放大器相关知识 4 2 版图设计相关知识 5 2.1 版图设计的基本概念 5 2.2 版图设计所用的工具 5 2.2.1 使用L-Edit 画布局图 5 2.2.2 使用T-Spice 仿真 5 2.3 相关器件的绘制 6 2.3.1 MOS 晶体管绘制 6 2.3.2 压焊点绘制 6 2.3.3 电容的绘制 7 2.3.4 特殊晶体管的优化处理 7 3 绘制版图 10 3.1 工艺选择与替换设置 10 3.2 绘制分立器件 10 3.3 连线 11 3.4 保护环绘制 11 3.5 检查 11 3.6 提取网表文件 12 4 仿真及指标分析 13 4.1 仿真 13 4.2 指标验证 13 总结 16 参考文献 17 附录 18 2 CMOS 轨对轨运算放大器的版图设计 摘要 本文主要设计一种轨对轨运算放大器,此放大器基于1.2μ m CMOS 工艺,采用了5V 单电源供电, 其共模范围和输出信号摆幅接近于地和电源电压,满足输入和输出电压范围 轨对轨。该运放的小信号增益大于 100dB, 单位增益带宽为 6MHz, 相位裕度大于 60°。 由于电路简单, 工作稳定, 输入输出线性动态范围宽, 非常适合于 SOC 芯片内集成。 关键词: 轨对轨,相位裕度,版图设计,仿真 3 CMOS 轨对轨运算放大器的版图设计 1 CMOS 轨对轨运算放大器相关知识 本次设计我们来绘制轨对轨运算放大器,电路图如图1.1 示。关于运放轨对轨,通过 上网查阅有关资料,了解到: 1、压摆率:电压摆动的速度,单位是V/S ,一般用V/us 。 2 、轨对轨(rail-to-rail ):运算放大器轨对轨,指的是放大器输入和输出电压摆幅非 常接近或几乎等于电源电压值。 3、rail-to-rail ,只是一个概念,其实就是正负电源(±V)供电运算放大器。 4 、在低电源电压和单电源电压下可以有宽的输入共模电压范围和输出摆幅。 5、轨至轨输入,有的称之为满电源摆幅(R-R)性能,可以获得零交越失真,适合驱动 ADC ,而不会造成差动线性衰减。实现高精密度应用。 6、轨至轨输入/输出功能扩大了动态范围,最大限度地提高了放大器的整体性能。例 如,CMOS 型轨至轨输入/输出放大器就比较适用于具有以下特性的单电源应用:输入和 输出轨上的摆幅很小、极低的静态电流以及极低的输入偏置电流。但是,其噪声通常比双 极性射极跟随器放大器要高得多。 轨至轨运算放大器在整个共模范围内,输入级的跨导基本保持恒定,这对低电压应用 是至关重要的。因为当电源电压逐步下降时,晶体管的阈值电

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档