数字电路和逻辑设计试题.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电路与逻辑设计》试题3 参考答案 填空题(10) 1. 一个触发器有Q和Q两个互补的输出引脚,通常所说的触发器的输出端是指 Q ,所谓置位就是将输出端置成 1 电平,复位就是将输出端置成 0 电平。 2. 我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的 与或 表达式,也可表示为逻辑函数的 或与 表达式。 3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为 计数 器,当对周期性的规则脉冲计数时,称为 定时 器。 4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为 33H 。 5.在5V供电的数字系统里,所谓的高电平并不是一定是5V,而是有一个电压范围,我们把这个电压范围称为 高电平噪声 容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为 低电平噪声 容限。 选择题(10) 1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有 b 结构,否则会产生数据冲突。 a. 集电极开路; b. 三态门; c. 灌电流; d. 拉电流 2.TTL集成电路采用的是 b 控制,其功率损耗比较大;而MOS集成电路采用的是 a 控制,其功率损耗比较小。 a. 电压; b.电流; c. 灌电流; d. 拉电流 3. 欲将二进制代码翻译成输出信号选用 b ,欲将输入信号编成二进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。 a. 编码器; b. 译码器; c. 多路选择器;d. 数值比较器; e. 加法器; f. 触发器; g. 计数器; h. 寄存器 4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII码; d. 十进制码 5. 根据最小项与最大项的性质,任意两个不同的最小项之积为 0 ,任意两个不同的最大项之和为 1 。 a. 不确定; b. 0 ; c. 1 简答题(50) 1.分别写出(或画出)JK、D、T和T’四个触发器的特征方程、真值表和状态转换图。 2.请分别完成下面逻辑函数的化简。 1). 答:原式 2). 答:原式的对偶式为: =A 3.请分别说明A/D与D/A转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在A/D转换器前加采样·保持电路。 答:A/D与D/A转换器分别能够将模拟量转换成数字量与数字量转换成模拟量,通过这样的转换电路,能够将模拟系统和数字系统联系起来,实现对模拟系统的检测、监视和控制。A/D与D/A转换器的主要技术指标分别为转换进度和转换时间。因为A/D转换需要一定的时间,当在这段时间里,被转换的信号发生改变,将使转换结果不准确,必须将要转换时刻的模拟量保持下来,确保转换期间该值的稳定。 4.分析下图所示电路的逻辑功能(写出表达式,列真值表描述功能)。 答:列出其中间函数。,,,,, 得 (2)列出真值表 A B C Y1 Y2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 (3) 逻辑功能 ①输出为Y1的电路的逻辑功能是电路实现了输入奇数个有效时输出是为1即全加器的Si。 ②输出为Y2的电路的逻辑功能是电路实现了输入的两个或两个以上有效时输出为了,即全加器的Ci. 5.请分析并回答下图的时序逻辑电路的功能。 答:1)根据图可写出电路的驱动方程: 2) 将驱动方程代入JK触发器的特征方程Qn+1=JQn + KQn中,得状态方程为: Q1n+1=Q2Q3 Q1 Q2n+1=Q1 Q2 + Q1Q3 Q2 Q3n+1=Q1Q2Q3 + Q2Q3 3) 写出输出方程为:Y=Q2Q3 4) 每经过七个时钟触发脉冲以后输出端Y从高电平跳变为低电平,且电路的状态循环一次。 所以此电路具有对时钟信号进行计数的功能,且计数容量等于七,称为七进制计数器。 分析设计题(30) 1.请用与非门组成全加器,画出逻辑图。 解: (1)列出真值表。 根据题意,要实现全加器功能,所以其输入变量

文档评论(0)

ktj823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档