- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机习题(含答案)课案
计算机基础知识
一、单项选择题
1.若十进制数为132.75,则其十六进制数为( B )
A.21.3 B.84.C C.4.6 D.6
2.若[X]补=11111,则其十进制真值为( C )
A.-31 B.-15 C.-1 D.31
3.已知X=78,Y=-83则[X+Y]补=( C )
A.0F5H B.0A1H C.0FBH D.65H
4.已知[X]补=98H, 则[X]补/2=( A )
A.0CCH B.4CH C.49H D.31H
二、填空题
1.(35)10 = (23)16。
2.(15)10 = (1111)2。
3. 计算机的存储容量1KB = (1024)Byte。
4. 计算机的存储容量1MB = (1024)KB。
5. 计算机的存储容量1GB = (1024)MB。
6.电子计算机主要由 运算器 、控制器 、 存储器 、 输入设备 和 输出设备五部分组成。
. 运算器 和 控制器 集成在一块芯片上,被称作CPU。
.总线按其功能可分 数据总线 、地址总线 和 控制总线 三种不同类型的总线。
、简答题
1简述微处理器、微计算机及微计算机系统三个术语的内涵。
答:微处理器是微计算机系统的核心硬件部件,它本身具有运算能力和控制功能,对系统的性能起决定性的影响。微处理器一般也称为CPU;微计算机是由微处理器、存储器、I/O接口电路及系统总线组成的裸机系统。微计算机系统是在微计算机的基础上配上相应的外部设备和各种软件,形成一个完整的、独立的信息处理系统。三者之间是有很大不同的,微处理器是微型计算机的组成部分,而微型计算机又是微型计算机系统的组成部分。
2.什么叫总线?为什么各种微型计算机系统中普遍采用总线结构?
答:总线是模块与模块之间传送信息的一组公用信号线。总线标准的建立使得各种符合标准的模块可以很方便地挂在总线上,使系统扩展和升级变得高效、简单、易行。因此微型计算机系统中普遍采用总线结构。
3.微型计算机系统总线从功能上分为哪三类?它们各自的功能是什么?
答:微型计算机系统总线从功能上分为地址总线、数据总线和控制总线三类。地址总线用于指出数据的来源或去向,单向;数据总线提供了模块间数据传输的路径,双向;控制总线用来传送各种控制信号或状态信息以便更好协调各功能部件的工作。
一、填空题
1.8086/8088 CPU执行指令中所需操作数地址由 EU 计算出 16 位偏移量部分送 BIU ) ,由BIU ) 最后形成一个20 )位的内存单元物理地址。
2.8086/8088 CPU在总线周期的T1 时刻,用A19/S6~A16/S3 输出20 ) 位地址信息的最高4 )位,而在其他时钟周期,则输出状态 信息。
3.8086/8088 CPU复位后,从0FFFF0H ) 单元开始读取指令字节,一般这个单元在 ROM )区中,在其中设置一条跳转 指令,使CPU对系统进行初始化。
4.8086系统的存储体系结构中,1MB存储体分2 )个库,每个库的容量都是512K)字节,其中和数据总线D15~D8相连的库全部由奇地址 单元组成,称为高位字节库,并用 )作为此库的选通信号。
5.8086/8088系统中,可以有64K )个段起始地址,任意相邻的两个段起始地址相距16 ) 个存储单元。
6.用段基值及偏移量来指明内存单元地址的方式称为逻辑地址 。
7.通常8086/8088 CPU中当EU执行一条占用很多时钟周期的指令时,或者在多处理器系统中在交换总线控制时会出现空闲 状态。.8086 CPU二、选择题
1.某微机最大可寻址的内存空间为16MB,其CPU的地址总线至少应有()条。
A.26 B.28 C.20 D.22 2.8086/8088 CPU的RESET引脚至少应维持(A)个时钟周期的正脉冲宽度才能有效复位。
A.4 B. 5 C.2 D.3
3.当RESET信号进入高电平状态时,将使8086/8088 CPU的(D)寄存器初始化为0FFFFH。
A.SS B.DS C.ES D.CS
4.8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在(C)状态之间插入若干等待周期TW。
A.T1 和T2 B.T2 和T3 C.T3 和T4 D.随机.8086/8088 CPUA. B.C. D..)
原创力文档


文档评论(0)