第3章集成逻辑门.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 第3章 集成逻辑门 3.1 晶体管的开关特性 3.2 TTL集成门电路 3.3 MOS逻辑门 3.4 CMOS集成门电路 退出 3.1 半导体器件的开关特性   获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。   逻辑0和1: 电子电路中用高、低电平来表示。   逻辑门电路:用以实现基本和常用逻辑运算的电子电路,简称门电路。   基本和常用门电路有与门、或门、非门(反相器)、与非门、或非门、与或非门和异或门等。 分立元件门电路 1、二极管与门 Y=AB 2、二极管或门 Y=A+B 3、三极管非门 ①uA=0V时,三极管截止,iB=0,iC=0,输出电压uY=VCC=5V ②uA=5V时,三极管导通。 三极管工作在饱和状态。输出电压uY=UCES=0.3V。 ①当uA=0V时,由于uGS=uA=0V,小于开启电压UT,所以MOS管截止。输出电压为uY=VDD=10V。 ②当uA=10V时,由于uGS=uA=10V,大于开启电压UT,所以MOS管导通,且工作在可变电阻区,导通电阻很小,只有几百欧姆。输出电压为uY≈0V。 3.2 TTL集成逻辑门 3.2.1 TTL与非门 3.2.2 TTL与非门的特性与参数 3.2.3 TTL非门、或非门等 3.2.4 OC门及TSL门 3.2.5 TTL系列门及主要参数 退出 3.2 TTL集成逻辑门 3.2.1 TTL与非门 功能表 真值表 逻辑表达式 输入有低,输出为高;输入全高,输出为低。 74LS00内含4个2输入与非门,74LS20内含2个4输入与非门。 3.2.2 TTL与非门的特性与参数 1. 电压传输特性 电压传输特性是指输出电压跟随输入电压变化的关系曲线,即UO=f(uI)函数关系,它可以用图3-3所示的曲线表示。由图可见,曲线大致分为四段: AB段(截止区):当UI≤0.6V时,T1工作在深饱和状态,故T2、 T5截止,T3、T4均导通, 输出高电平UOH=3.6V。 图 3-3 TTL与非门的电压传输特性 BC段(线性区):当0.6V≤UI<1.3V时,输出电压Uo随输入电压UI 的增大而线性降低。 CD段(过渡区):1.3V≤UI<1.4V,输出电压Uo急剧下降到低电平, UOL=0.3V,由于UI的微小变化,而引起Uo的急剧下降。 DE段(饱和区):当UI≥1.4V时,T3导通,T4截止,T2、T5饱和,因而输出低电平UOL=0.3V。 从电压传输特性可以得出以下几个重要参数:  ① 输出高电平UOH和输出低电平UOL。  电压传输特性的截止区的输出电压UOH=3.6V,饱和区的输出电压UOL=0.3V。一般产品规定UOH≥2.4V、UOL<0.4V时即为合格。  ② 阈值电压UT。  阈值电压也称门槛电压。电压传输特性上转折区中点所对应的输入电压UT≈1.3或1.4 V,可以将UT看成与非门导通(输出低电平)和截止(输出高电平)的分界线。 ③ 开门电平UON和关门电平UOFF。  开门电平UON是保证输出电平达到额定低电平(0.3V)时,所允许输入高电平的最低值,即只有当UI>UON时,输出才为低电平。通常UON=1.4V,一般产品规定UON≤1.8V。  关门电平UOFF是保证输出电平为额定高电平(2.7V左右)时,允许输入低电平的最大值,即只有当UI≤UOFF时, 输出才是高电平。通常UOFF≈1V,一般产品要求UOFF≥0.8V。 3.2.4 OC门及TSL门 问题的提出: 为解决一般TTL与非门不能线与而设计的。 ①A、B不全为1时,uB1=1V,T2、T3截止,Y=1。 接入外接电阻R后: ②A、B全为1时,uB1=2.1V,T2、T3饱和导通,Y=0。 OC门 TSL门 三态逻辑门(Three State Logic),简称TSL门,该门输出不仅有高电平和低电平两种状态,还有第三个状态叫做高阻态。 TSL门的应用: 构成数据总线:让各门的控制端轮流处于低电平,即任何时刻只让一个TSL门处于工作状态,而其余TSL门均处于高阻状态,这样总线就会轮流接受各TSL门的输出。 3.3 MOS逻辑门 3.3.1 MOS晶体管 3.3.2 MOS反相器和门电路 退出 CMOS集成门电路 1、CMOS反相器 (1)uA=0V时,TN截止,TP导通。输出电压uY=VDD=10

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档