- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
思考题与习题6-答案课件
思考题与习题6
6-1 完成下列各题:
(1)时序逻辑电路的特点是( );
(2)描述时序逻辑电路的三组方程是( );
(3)米里型时序电路与摩尔型时序电路的区别是( );
(4)与非门构成的基本RS触发器的约束条件是( );
(5)已知JK触发器的现态为0,欲使其次态为1,则JK激励应为( );
(6)构成13进制计数器最少需要用( )个触发器,该计数器有( )个无效状态;
(7)一个5位二进制加法计数器,初始状态为00000,经过201个输入脉冲后,计数器的状态为( );
(8)构成7进制变形扭环形计数器,需要用( )级触发器,该计数器有( )个无效状态。
(9)下列说法中,正确的是( );
A、时序电路的输出一定与状态有关
B、异步时序电路的工作速度比同步时序电路快
C、触发器的次态完全由激励输入确定
D、扭环形计数器具有自启动特性
(10)下列说法中,错误的是( );
A、将D触发器的输出端反馈连接到D输触发器
B、采用5421BCD码的模10计数器C、两位十进制数BCD计数器需要7个触D、移位寄存器也可以做计数器使用
解
(1)内含存储器件,存在输出到输入的反馈,电路具有记忆功能;
(2)输出方程、激励方程、状态方程;
(3)米里型电路的输出表达式与外部输入X有关,而摩尔型电路的输出表达式与外部输入无关;米里型电路的状态表中输出Z与次态列在一起,而摩尔型电路的状态表中输出Z单独列出;米里型电路的状态图中输出Z与输入X一起位于向线旁,而摩尔型电路的状态图中输出Z位于状态圈中。
(4)R+S=1;
(5)1Φ;
(6)4,3;
(7)01001;
(8)4,9;
(9)A;
(10)C。
6-2 某时序电路的状态表如题6-2表所示,试画出它的状态图,并指出电路的类型。若电路的初始状态是S0,输入序列试求对应的状态序列和输出序列。最后一位输入后,电路处于什么状态?
解 该电路的状态图如题6-2图解所示,为摩尔型电路。
输入序列: 1 1 1 0 0 1 0 1
状态序列:S0 S1 S2 S2 S3 S4 S5 S5 S1
输出序列: 0 0 0 0 0 1 1 0
最后一位输入后电路处于S1状态。
题6-3表
R S Q 功能说明 0 0 0 1 1 0 1 1 6-3 题图6-3a是或非门构成的基本RS触发器,试根据R、S信号的波形画出Q和的波形,并完成题6-3表。
解:输出端Q和的电压波形如题6-3解图所示。完成题6-3表如题6-3解表所示。
题6-3解表
功能说明 0 0 保持原状态 0 1 1 0 置位(置1) 1 0 0 1 复位(置0) 1 1 Φ Φ 禁止输入 将题6-4图b所示输入信号波形施加到题6-4图a所示电路上,并设初始状态为0,试画出Q和的波形图。
解:电路为同步RS触发器,CP=0时,触发器保持原状态不变; CP=1时,RS=00时Q保持, RS=01时Q=1,RS=10时Q=0。当CP=1且RS=11时,禁止输入,此时Q==1。Q和的波形图,如题6-4解图所示。
6-5 D触发器的输入波形如题6-5图所示,画出对应的Q端波形。设初态Q=0。
解 Q端波形如题6-3图解所示。
6-6 JK触发器的输入波形如题6-6图所示,画出对应的Q端波形。设初态Q=0。
解 Q端波形如题6-4图解所示。
6-7 将题6-7图所示各信号施加于题6-7图所示D触发器,试画出Q的波形图。
解:触发器的Q端波形如题6-7解图所示。
6-8 将题6-8图所示各信号施加于题6-8图所示JK触发器,试画出Q的波形图。
解:触发器的Q端波形如题6-8解图所示。
6-9 将JK触发器改接成触发器,如果不允许附加任何别的器件,可以有哪些方法?
解:触发器特征方程,而JK触发器的特征方程,若将JK触发器改接成触发器且不加别的器件,则、,共四种方法。电路如题6-9解图所示。
6-10 设题6-10图所示各触发器Q端的初态都为1,试画出在4个CP脉冲作用下各触发器的Q端波形。
解 各触发器的Q端波形分别如题6-10解图a、b、c所示。
6-11 首先画出用下降沿触发的D触发器构成的8进制异步行波加法计数器电路,然后将其变模为5进制。
解 8进制异步行波加法计数器电路如题6-11解图a所示,其变模为5进制计数器电路题6-11解图b所示。
6-12 画出用下降沿触发的T触发器构成的8进制同步减法计数器电路。
解 8进制同步减法计数器电路如题6-12解图所示。
6-13
您可能关注的文档
最近下载
- 电子数据取证技术PPT课件(共12章)第3章取证技术基础.pptx VIP
- 电子数据取证技术PPT课件(共12章)第2章电子数据取证规范.pptx VIP
- 北师大版三年级数学上册 (长方形周长)周长课件教学.pptx
- 23G518-1门式刚架轻型房屋钢结构(无吊车).docx
- 电子数据取证技术PPT课件(共12章)第5章UNIXLinux操作系统取证技术.pptx VIP
- 砥砺身心成就未来主题班会.pptx VIP
- 2024年《公文写作与处理》考试题库大全(含答案).pdf VIP
- 电子数据取证技术PPT课件(共12章)第9章网络取证技术.pptx VIP
- 建设银行笔试试题.docx
- 电子数据取证技术PPT课件(共12章)第4章Windows操作系统取证技术.pptx VIP
文档评论(0)